Перейти к содержанию
    

Flood

Свой
  • Постов

    1 801
  • Зарегистрирован

  • Посещение

  • Победитель дней

    3

Весь контент Flood


  1. https://www.kommersant.ru/doc/5667767 Какой-то прям показательный удар по Миландру произошел
  2. После 15 сентября не очень просто будет это сделать. Скорее всего пока висят эти санкции им проще держать этот сервис закрытым, чем сортировать свои базы на предмет того что можно ставить, а что нельзя.
  3. Общие мысли не напрямую по теме GD32: Я бы наоборот старался уменьшать количество разделов - сейчас сложно ориентироваться в большом количестве разделов, многие из которых едва дышат. Смежные интересные темы могут обсуждаться в каких-то экзотических местах, куда даже и не подумаешь просто так зайти. Как эффективнее ориентироваться в таком множестве - так и не понял для себя.
  4. У WMWare 3d-графика тоже не идеальная, но работает лучше чем в VirtualBox (Альтиум не пробовал). Недавно вышел VirtualBox 7 с новой, улучшенной графикой - у меня даже десктоп Windows 7 guest перестал нормально отображаться.
  5. Ходит много историй про солидворкс, что после открытия файла, созданного когда-то на левой версии, на машине с интернетом, с некоторым шансом прилетает письмо с требованиями от юристов. То есть по большому счёту пришлось бы не только изолировать установку от интернета, но и следить, чтобы рабочие файлы никуда не выходили наружу. А это уже довольно сложное требование. Ну и при том что число пользователей солида на порядки больше чем пользователей альтиума, не слышал чтобы кто-то пытался разобраться, как именно эта информация о рабочем окружении хранится в рабочих файлах.
  6. По вашей фотографии даже видно, что платы для Сочи 🙂 Точнее, почти для Сочи.
  7. Именно жесткие единицы, или м.б. это пуллапы? Не помню про виртекс 4, но у более новых чипов есть пин: Active-Low PUDC_B input enables internal pull-up resistors on the SelectIO pins after power-up and during configuration
  8. Кстати, да. Если есть место окружить все нормированные проводники землей (а в идеале - просверленной переходными землей) - может быть неплохой вариант.
  9. И толсто, и зазоры пришлось бы делать гигантскими для борьбы с наводками. Если плата супер простая и прятать сигналы внутрь не хочется, то, 1 слой - сигнальный, 2 - земля, 3 - питание (полигонами), 4 - земля. Если не нужна механическая прочность, можно сделать тонкую 2-слойку, наверное.
  10. Ох, эти бесконечные ленты, где все обсуждения идут в одном потоке. Неудобно, но придется, видимо, привыкать :)
  11. Что-то совсем тихо стало в этом разделе… Все ушли на Альтиум и Ментор?
  12. Приветствую всех! На сайте Альтиума выложены видео с мероприятия Altium Live 2019: https://resources.altium.com/p/emi-day-class-keys-to-control-noise-interference-and-emi-in-pc-boards-hartley-part-1 https://resources.altium.com/p/emi-day-class-keys-to-control-noise-interference-and-emi-in-pc-boards-hartley-part-2 https://resources.altium.com/p/emi-day-class-keys-to-control-noise-interference-and-emi-in-pc-boards-hartley-part-3 Они содержат ссылки на ролики на ютубе, но эти ролики не открываются (private). У кого-нибудь есть к ним доступ? Может, есть возможность выкачать их через даунлоадер? Если что, первая часть есть также в открытом виде: https://resources.altium.com/p/keys-to-control-noise-interference-and-emi-in-pc-boards-hartley Спасибо!
  13. WARNING: Using Default Impedance and Default PropVelocity for segment on layer BOTTOM Вылезают подобные сообщения при инициализации солвера в Аллегро (в т.ч. при проверке DRC). Чего может не хватать в стеке или констрейнах?
  14. Сделать свою прошивку - скорее всего или невозможно, или нерентабельно. Внести изменения или сделать даунгрейд - намного реальнее. Зависит от того, что именно нужно сделать, и как устроены обновления.
  15. А фотки платы флешки и контроллера нет? Большое количество даташитов и несколько схем на Phison есть тут: https://www.usbdev.ru/files/phison/ Можно понять, похоже ли по распиновке.
  16. Прошло полгода - самое время ответить :) Тип контроллера можно прочесть утилитами типа Chipgenius или usbflashinfo, но для этого очевидно понадобится аналогичная исправная флешка. https://www.usbdev.ru/files/chipgenius/ Как бы там ни было, велика вероятность того что это Phison PS2251-01. А также не исключено что он имеет право несколько нагреваться при работе. Любые флешки могут переставать определяться при разрушении прошивки - загрузчик ошибочно считает, что фирмварь в порядке, пытается её запустить - и всё виснет. Для проверки исправности контроллера отключают nand так, чтобы даже flash id не читалось - тогда бут входит в режим программирования и поднимает собственное usb устройство. Практические приемы описаны, например, тут: https://www.usbdev.ru/articles/testmod/
  17. Имеется ввиду Jtag Live Studio? Это современный аналог Uni scan? Насчет urjtag я тут уже писал - основной минус в малом интересе разработчиков к его развитию и многолетнему отсутствию 1149.6. Вообще, тема применения JTAG для Boundary Scan слишком узкая, чудо что хоть что-то существует открытое на этом поле.
  18. Если есть желание дожать - сконцентрируйтесь на черной коробочке под XP. Вообще, Universal Scan я всегда воспринимал как редко применяемый отладчик для поиска очень узкого набора проблем на конкретной неисправной плате.
  19. В Win10 не будет работать. XP 32bit - должно работать после правильной установки Universal Scan установщиком. Кстати, если у вас красная коробочка Xilinx (DLC10) - может и не заработать. Черная коробочка (DLC9 / DLC9G) - точно работает. Кроме того, если работает USB Blaster - ну и подключайте его к вашему Xilinx таргету. Всего-то переходник сделать на проводках. С бластером проблем меньше, драйвера попроще. Под Linux - urjtag (точно работает с DLC9G), но будут проблемы с подцепкой BSDL-файлов для относительно свежих кристаллов (не понимает файлы с командами IEEE 1149.6). Ну и никакого графического интерфейса, как это принято в линуксе :)
  20. Сам использую генератор R&S (SML03) с битым дисплеем. Там 256x64 пассивный ЖК дисплей с электролюминесцентной подсветкой. Проводящие резинки отклеились от стекла и пропала часть строчек. Разобрал - внутри оказался совершенно стандартный (но весьма старинный) промышленный дисплей. После того как разобрал сам дисплей и отклеил резинку - картинка стала еще хуже (выбило еще кучу строк). Как приклеить его на место - так и не разобрался. В детстве так сломал ЖК калькулятор - отклеил резинку, а на место зажать не смог - часть сегментов пропадала. А тут ситуация еще хуже - контактов намного больше. Аналоги можно было найти на eBay, но стоили они $250+. Думал заменить на что-то посовременнее, но пока так и оставил. Может когда-нибудь научусь клеить эти дурацкие резинки.
  21. Точно использовал версию 9.5 (букву не помню, но речь о самой последней версии) с этим кабелем под Windows XP 32bit. Проблемы были, но не очень помню какие именно. Как минимум, пакет Universal Scan нужно именно устанавливать, несмотря на то, что он лежит в архиве распакованный - без работы инсталлятора у меня не работал кабель от Альтеры (и, вроде бы, Xilinx). Процедура отладки - добиться, чтобы нормально работал impact из состава ISE, потом заниматься отладкой Universal Scan. Также, он точно не цепляется, если на кабель не подано напряжение (светодиод на кабеле не горит зеленым). В частности, при отключении питания таргета Universal Scan отваливается и для восстановления нужно удалять и повторно добавлять адаптер на схему.
  22. Осталось разобрать прибор, достать оттуда дисплей и найти его фирменное обозначение. Гадать тут нет никакого смысла - при одинаковом размере и интерфейсе могут использоваться разные контроллеры и т.д.
  23. Столкнулся с проблемой в связке 17.4 Orcad Capture / PCB Editor под Windows 7 при активном Design Sync flow: после синхронизации sch -> layout в PCB Editor частично разрушаются Xnet-ы и связанные с ними дифф. пары. При попытке обратной трансляции layout -> sch частично разрушаются дифф. пары в схеме (те, в состав которых входят Xnet). Интересный признак также: при вызове Constraints Manager из схематика (Capture) имена Xnet имеют длинный формат с префиксами (@ sch_1 / sch / NET_NAME), тогда как эти же XNET в PCB Editor выглядят нормально (NET_NAME). Побороть проблему не удается, но спасает dbdoctor -regenerate_xnets. При вызове с этим ключом сразу после трансляции в BRD из схематика лечит сломанные Xnet-ы в BRD-файле. Т.е. жить можно, но очень неудобно. Такое впечатление, что проблема появилась после апгрейда на очередной хотфикс. То ли софт становится все глючнее, то ли его совместимость с Windows 7 становится все хуже. Обе программы запускаются только в режиме совместимости (под Windows 7 включен режим совместимости с Windows 7). Без этого design sync из sch в layout давно уже не работает - крашится процесс netrev. В режиме совместимости все медленно, но работает.
×
×
  • Создать...