Перейти к содержанию
    

blackfin

Свой
  • Постов

    4 131
  • Зарегистрирован

  • Победитель дней

    4

blackfin стал победителем дня 1 сентября

blackfin имел наиболее популярный контент!

Репутация

25 Очень хороший

2 Подписчика

Информация о blackfin

  • Звание
    Гуру
    Гуру

Контакты

  • Сайт
    Array
  • ICQ
    Array

Посетители профиля

11 779 просмотров профиля
  1. GitHub: `ifdef VCS $display("Synopsis VCS"); `endif `ifdef INCA $display("Cadence NC-Verilog"); `endif `ifdef MODEL_TECH $display("Mentor Graphics ModelSIM/Questa"); `endif `ifdef XILINX_ISIM $display("Xilinx ISE Simulator"); `endif `ifdef XILINX_SIMULATOR $display("Xilinx Vivado Simulator"); `endif `ifdef __ICARUS__ $display("Icarus Verilog <http://iverilog.icarus.com>"); `endif `ifdef VERILATOR $display("Verilator <https://www.veripool.org/wiki/verilator>"); `endif `ifdef Veritak $display("Veritak <http://www.sugawara-systems.com>"); `endif
  2. 1000 ppm это "стабильная частота"??? "Куда катится этот мир?"..
  3. И ещё более многие делают то же самое на Verilog! Удивляет другое! Почему-то все новые IP-Cores Xilinx упорно пишет на Verilog'е (ну или на SV). Открываем любой PG на более-менее современную IP-Core (PG203,PG210,PG211,PG213,PG251,PG302) и видим такую таблицу: Может, Xilinx не знает, что VHDL лучше, эффективнее, безопаснее, удобнее? Может, пора ему всё объяснить?
  4. В файле *.xdc нужно также указать: set_property HD.CLK_SRC BUFGCTRL_X0Y4 [get_ports clk] Или что-то похожее.. PS. UG905, page 16: PPS. UG905, page 3:
  5. Возможно будет. Надо пробовать. У меня на Win7 версия 20.1.0.
×
×
  • Создать...