Перейти к содержанию
    

litv

Свой
  • Постов

    447
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

1 Подписчик

Информация о litv

  • Звание
    Местный
    Местный

Контакты

  • Сайт
    Array
  • Skype
    Array

Информация

  • Город
    Array

Посетители профиля

6 066 просмотров профиля
  1. "а бросать нельзя - нужен результат"😀. В американских фильмах после такого герой говорит - Господи я же смогу стать президентом Америки☺️
  2. Раньше сравнивал Synplify и Xilinx - Synplify значительно лучше давал результаты на моих проектах. Как по быстродействию чуть ли не два раза доходило, так и по логической оптимизации, тоже раза 1.5. Synplify лучше понимал как использовать всякие ресурсы в Xilinx, чем сам Xilinx . Синтез шел значительно быстрее. Но все это для арифметических схем типа цифровых фильтров и ЦОС.
  3. Simulink и моделировать. С переменными будет плохо, планировать что они максимальные плохо. АРУ еще бы тогда на входе.
  4. Хороший синтезатор оптимальную логику мультиплексоров нормально сделает сам. Например Synplify. Придерживаться лучше рекомендаций от производителя по реализации. Ибо в разных семействах ПЛИС есть отличия, которые могут сильно менять оптимальное решение.
  5. http://ebook.pldworld.com/_eBook/FPGA/HDL/-Eng-/HDL Chip Design. A Practical Guide for Designing, Synthesizing and Simulating ASICs and FPGAs Using VHDL or Verilog (Douglas Smith).pdf
  6. Ну по самой то APA 1000 все же есть, https://eu.mouser.com/datasheet/2/268/ProASICPlus_DS-1592018.pdf Аналог должен соответствовать.
  7. Привет. делаю на альтере АЦП ads42lb69 8 каналов :) .

    Нет стабильного результата приема с АЦП от трассировки к трассировке. Что посоветуете ?

  8. Возможно помочь перемежением в Вашем случае. Оно + помехоустойчивое кодирование вдвоем эффективнее. http://celnet.ru/peremez.php „Добрым словом и пистолетом вы можете добиться гораздо большего, чем одним только добрым словом.“ — Аль Капоне
  9. Обвинить представителей Матлаба что они рекламируют Матлаб - это как Кока Коле сказать что нет рекламы Байкала. Кстати не все нужно рисовать, есть и язык для написания блоков.
  10. Проверьте внимательно ноги, на которые заведены сигналы. Работают ли они на такой большой частоте? Бился как-то с похожей проблемой (правда, у альтеры). Оказалось, что шина АЦП была заведена на специфичные ножки ПЛИС, которые не могут в большие частоты в режиме user i/o. Могу наврать, но вроде это были ноги DQ/DQS, которые заводятся на memory controller и так же могут быть использованы как пользовательские вводы-выводы. (это nice_vladi советовал)
  11. Привет! После запуска Vivado (2020.2) долго ничего не происходит, затем сообщение Timeout ..... Версия Windows Server 2008 R2 Enterprise Service Pack 1 64 bit.
  12. Привет! До vivado 2020.2 мы ставили ее на windows server и все работало. Но vivado 2020.2 неожиданно вспомнила что нет поддержки для Windows Server и не запускается после установки. Кто-то еще в этой теме?
  13. 1) Xilinx Soft free - https://www.xilinx.com/products/design-tools/vivado/vivado-webpack.html 2) Поддерживаемые им приборы - https://www.xilinx.com/products/design-tools/vivado/vivado-webpack.html#tabAnchor-architecture Сайт Xilinx наполнен виде туториалами примерами и документами и wiki. Его родимого и читать. Поставщик Inline.
×
×
  • Создать...