Uladzimir 93 17 мая, 2011 Опубликовано 17 мая, 2011 · Жалоба Уберите огрызок цепи. Не используйте мелкие сетки и компоненты в миллиметровой и дюймовой сетках одновременно Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Rodavion 0 17 мая, 2011 Опубликовано 17 мая, 2011 (изменено) · Жалоба подскажите как можно быстро удалить точку на схеме, чтобы не удалять цепь полностью. Спасибо Если у вас образовалась на контакте точка, значит при соединении цепи с контактом вы закончили прокладывать цепь не на начале контакта, а на узел сетки дальше - рис.1. Захватите висящий конец цепи "мышкой" и сместите его на начало контакта, тогда соединение будет корректным и точка пропадет - рис.2,3 P. S. Вы промахнулись даже на два узла сетки. Присоединяюсь к мнению Владимира - не используйте мелкие сетки, оптимальные сетки для SCH 2,5 и 5 мм Изменено 17 мая, 2011 пользователем Rodavion Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
DDN 0 17 мая, 2011 Опубликовано 17 мая, 2011 · Жалоба Если у вас образовалась на контакте точка, значит при соединении цепи с контактом вы закончили прокладывать цепь не на начале контакта, а на узел сетки дальше - рис.1. Захватите висящий конец цепи "мышкой" и сместите его на начало контакта, тогда соединение будет корректным и точка пропадет - рис.2,3 Спасибо, все ок Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
MiklPolikov 0 18 мая, 2011 Опубликовано 18 мая, 2011 · Жалоба 1) На плате в PCB редакторе у некоторых компонентов нет десигнатора. Десигнатор создан у посадочных мест как текст .designator . Все компоненты созданы одинаково. 2)При загрузке схемы из редактора Shematic в PCB возникает ошибка " Add component Classes(1) Designator Class Alredy Exist. Не понимаю как Designator может быть классом компонентов. Проект иерархический , причём символы листов Control и Current_Generator добавлены в лист верхнего уровня HV_generator только для того что бы в проекте был один лист верхнего уровня , иначе он не компелируется. Т.е. на этих двух символах листов даже входов нет. Меня волнует только проблема 1) . Она как-то связана с ошибкой 2) ? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_Maks 0 18 мая, 2011 Опубликовано 18 мая, 2011 · Жалоба про что спрашивали, про то и написано Tool/Reset schematic designator Это сбрасывает для всего проекта! Мне бы только несколько выделенных компонентов только. 3 Tool/convert/reset... unique Это работает минимум для всего листа схемы. Как сбросить только на выделенных компонентах? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 18 мая, 2011 Опубликовано 18 мая, 2011 · Жалоба В свойствах компонента-- кнопка reset Unique Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Cube 0 19 мая, 2011 Опубликовано 19 мая, 2011 · Жалоба Подскажите как создать правило для диф пар, что бы выход из FPGA был с меньшим Gap'ом чем на всей плате. Допусти хочу Gap под FPGA 0.1mm a при выходе из региона FPGA 0,13mm. Пробовал сделать правило с InRegion(..) прописал координаты в милсах - не получилось правило, точнее есть 2 правила для всего проекта - 0.13 и для FPGA региона, если для всего проекта выключить то работает, но во всем проекте... Прошу помощи, не хочется постоянно переключать правила. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
zlg 0 19 мая, 2011 Опубликовано 19 мая, 2011 · Жалоба Здравствуйте Уважаемые. Подскажите пожалуйста. Вроде было как то давно отвечено, но не могу найти. Вопрос такой. При копировании с PCB на PCB (размножении платы) у скопированных компонентов с одинаковыми десигнаторами добавляется суффикс "_1" и т.д. A как сделать, чтоб копировалось один к одному, без добавлений в десигнаторы? Перерыл все настройки и ничего не нашел. Заранее спасибо. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
v-vovchek 0 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба В Altium встроен инструмент, позволяющий быстро выпускать заготовки для документации. Если пойти по пути File-> Assembly Outputs-> Assembly Dravings и правильно настроить слои, то можно получить схему расположения. Если в этом режиме взять свойства окна, то там есть режим копирования в буфер. Для дальнейшей обработки Вам достаточно редактора Paint. Но есть одна проблема. При копировании в буфер Altium ограничивает разрешение изображения. Так для формата А4 выделяется всего 781х1119 пикселей (96 точек на дюйм). Соответственно падает читаемость чертежей. Как увеличить разрешение передаваемого в буфер изображения? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Krys 2 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба В Altium встроен инструмент, позволяющий быстро выпускать заготовки для документации.Хм... я например про такое не знал... Может, про это было бы интересно узнать всем? Будьте добры, напишите про это в FAQ Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба Да я писал в одной из статей лет 4-5 назад еще Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
xlive 0 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба Добрый день! Как в Altium Designer запилить скругленные при интерактивной трассировке "дорожки"?) или преобразовать уже готовые ломаные в скругления) насмотрелся гайдов пишут что скругленные проводники тащат!!!!! Спасибо! Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
v-vovchek 0 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба Да я писал в одной из статей лет 4-5 назад еще 4...5 лет назад я еще юзал в P-CAD. Если можно, то дайте ссылочку. А если есть время - ответьте на мой вопрос. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
MiklPolikov 0 20 мая, 2011 Опубликовано 20 мая, 2011 · Жалоба Добрый день! Как в Altium Designer запилить скругленные при интерактивной трассировке "дорожки"?) или преобразовать уже готовые ломаные в скругления) насмотрелся гайдов пишут что скругленные проводники тащат!!!!! Спасибо! Берёте мышкой угол и тащите. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
v-vovchek 0 20 мая, 2011 Опубликовано 20 мая, 2011 (изменено) · Жалоба Хм... я например про такое не знал... Может, про это было бы интересно узнать всем? Будьте добры, напишите про это в FAQ Инструмент очень удобный. Находясь в режиме предварительного просмотра любых изображений в Altium встроен механизм копирования данного окна в буфер обмена Винды. Потом просто переходите в любой графический редактор (да хоть в Ворд) и вставляете изображение. Таким способом легко готовить схемы расположения элементов. Я делаю так: 1.Единообразно (с точки зрения содержимого слоев) готовятся библиотечные элементы (ну это аксеома!). 2.один раз настраивается ваше рабочее пространство. 3.Новый проект начинаете в сохраненном Вами рабочем пространстве (тоже ничего нового). 4.Когда нужно выпустить схему расположения - просто идете File->Assembly Outputs->Assembly Drawings и получаете в окне изображение схемы электрической расположения. 5.Открываете Paint, где у Вас сохранена пустая форматка и вставляете из буфера. 6.Передвинули (подровняли) картинку, добавили надписи. Имеете счастье! п.4...6 занимают несколько минут. Нет нужды использовать громоздкие редакторы и т.п. Но есть один момент, это низкое разрешение копируемого в буфер изображения. Как увеличить его (разрешение) я не знаю. Хотя попробую поиграться со шрифтами, которые применены в библиотечных элементах (у меня векторные - Stroke) Берёте мышкой угол и тащите. Врукопашную умеют все! А как это сделать в автоматическом режиме? Монотонный труд на плечи машин! Изменено 20 мая, 2011 пользователем v-vovchek Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться