Перейти к содержанию
    

edward77

Свой
  • Постов

    78
  • Зарегистрирован

  • Посещение

Весь контент edward77


  1. Разыскивается книга “Step-by-Step Functional Verification with SystemVerilog and OVM” если кто-нибудь встречал в электр виде, поделитесь плиз
  2. Непонятно - а1*а2*...*аn+1 и а1*а2*...*аn-1 не деляться нацело ни на одно простое число меньше его то есть они сами простые... ??? Они делятся на a1, a2, ..., an+1 и a1, a2, .., an-1 соответственно, то есть не являются простыми....
  3. Поиграйтесь с Sample time блочка "To File" исходя из скорости приема данных RS232 (скажем уменьшите его в 100...200 раз:))....
  4. Спасибо. Если что, уже все остальное для rcxt (2006.06) и hercules (2003.03) готово и работает. P.S. Еще, кстати, интересен "Circuit Explorer". Оптимизатор схем это. P.P.S А Вы не в курсе, как оно там с космосом? Который вроде должен был быть заменен чем-то там более крутым и безглючным? (Хотя вот работаю в космосе, и глюков не наблюдаю. В отличие от кэденсов, которые то сглючат, то вообще упадут). Достал Hercules 2004.12-SP3 (на сайте производителя новее ничего нет). Сам не инсталил, поэтому возможно что содержимое в действительности новее, а 2004.12 лишь названия tar-ов (бывают такие фокусы). В любом случае начинаю заливать. Circuit Explorer имеется, причем новый. Залью на днях. К сожалению релиз Cosmos (теперь уже Copernicus) отложили на 6 месяцев, разработчики просто не успевали (а тут еще новый релиз Cadence IC) и выйдет он лишь весной.... Я помню о своем обещании, но пока tool -а просто нет. P.S. Со своей стороны у меня к Вам тоже просьба, при появлении у Вас новой версии Cadence IC скиньте его пожалуйста на FTP.
  5. Посмотрю у себя. По-моему где-то был 2006.06.
  6. Надеюсь не девиация фазы в градусах :)
  7. Кстати, у меня есть последний релиз Cosmos-a, если интересует, то могу скинуть как только разрешатся проблемы с FTP. В наличии имеется также VCS 7.2, но правда со старой лицензией (от VCS 7.0) он работать отказывается......
  8. Если нужен большой coding gain, то как варианты - либо Turbo coding, либо LDPC. Turbo coding не смотрел, а что касается LDPC, то в зависимости от реализации параллельная, последовательная, комбинация того и другого можно получить зависимость area - speed, а потом принимать решения о выборе ПЛИС. Однако создание кодера/декодера с высоким gain-ом дело непростое. Фактически - это отдельный проект. Готовы ли Вы к этому? Может лучше все таки постараться достать готовые чипы? В любом случае в интернете много информации и на Turbo и на LDPC encoder/decoder, а также варианты их реализации.
  9. О! Кэденсовский PR пришел :) Cosmos по сей день есть неотъемлемая часть "discovery platform". А современный virtuoso и в подметки не годится даже тому космосу, который 2003-го года (2003.12). SM, ну при чем тут PR :blink: . Просто поделился тем, что знаю от ребят работающих в Synopsys - е. Cosmos и вправду пока является частью "discovery platform", но вскором времени этому придет конец, потому как пишется новый tool, исключительно с нуля, и сие чудо выйдет уже летом. Почему с нуля, да потому что продвижение Cosmos-а на рынок провалилось, и в частности из-за багов. Что касается нового tool-а, то он обещает быть интересным - куча новых фитчей, улучшенный, в сравнении с Cosmos-ом, интерфейс ..... много чего
  10. А у меня космос как будто другой :) И ничего, по крайней мере на мой взбляд стабильнее и удобнее свежего IC. Что там делал сам - в технологический файл вписывал дизайн рулезы, и переписал их TCL-ки для PCELL'ов под себя, после чего корректно заработал SDL. В том числе, кстати, сделал полевики без контактов подложек - а то заколебало их к vss/vdd массово коннектить. "образцы" полевиков и прочих компонентов взял из их либы, которая в комплекте идет... CosmosScope свежий прикрутил... Теперь простро балдю :) :). Дальше - космос это же просто рисовалка. А LVS/DRC/PEX/spice свежие есть - а все-таки они главное. Вообще-то прикрыл Synopsys свой Cosmos как проект, последний релиз был месяцев 5 назад. Основная причина - большое количество багов и как следствие неконкурентоспособность в сравнении с таким гигантом как Virtuoso.
  11. Туда ходить: h t t p : / / w w w . w o o d m a n n . c o m / c r a c k z / i n d e x . h t m l Спасибо.
  12. Выложите куда-нить основной исполняемый файл от него - инсталлить лень. Уважаемый SM, Проясните как-нибудь технику взлома всех этих Flex LM - ов, было бы очень интересно да и полезно в плане не беспокойства других, этой техникой владеющих.
  13. чего нет, того нет..... Я даже топик открык по этому вопросу, но безрезультатно
  14. Понимаю, так и поступил поначалу. Однако известные мне производители www.mosis.com и www.artisan.com требуют регистрации, расссмотрения твоей заявки и прочей суматохи.... на проверку серьезности и обьемности твоих намерений........ скучно и долго через все это проходить, ведь наверняка есть у кого-то:) А что такое "gpdk" ?
  15. Необходимы библиотеки (желательно ТSMC) для платформы Cadence. Известные мне сайты предлагают регистрацию, долгое рассмотрение и прочее..... так что если есть у кого - поделитесь пожалуйста
  16. После установки IC5033 с FTP ( система Fedora Core 3) и запуска выдает: Incorrectly built binary which accesses errno or h_errno directly. Needs to be fixed. /tools/tools/dfII/bin/32bit/icms.exe: error while loading shared libraries: libXp.so.6: cannot open shared object file: No such file or directory Скачанные .zip - ы тестировал, все без ошибок...... У кого-нибудь есть удачный опыт установки сей проги?????
  17. Спасибо Олег за детальные разьяснения, я и представить себе не мог сколько там всего :excl: . О предпочтениях: у меня есть достаточный опыт в работе с FPGA\PLD, то что Вы назвали RTL Coding / Syntesis / Timing Analysis, хотелось бы изучить/сравнить сходный уровень в случае производства ASIC. И еще один вопрос что подразумевается под Architecturing / Behavioral Modelling???
  18. Здравствуйте! Подскажите пожалуйста с чего начать: книги, среды и, желательно, где все это можно достать? Буду очень признателен. На ФТП нашел лишь стаую версию DC Compiler-a и Prime Time-a. Достаточны ли они для начала????
  19. Не подскажешь как заставить его работать?
  20. Кто-нибудь устанавливал Synopsys Design Compiler с FTP под WindowsXP?
  21. В самом спеке указано, что Pipelined Multiplier 16 x 16 он способен реализовать за 5.1 ns, правда не указано какую логику он при этом займет, но частота вроде должна тебе подойти. Если выбор FPGA не критичен, то попробый те в которых уже есть готовый multiplier, Virtex 2 например, у него кажется есть multiplier 18x18 . Там и DPLL побольше и получше, сможешь подавать на тактовые ножки крисстала частоту поменьше, глядишь и греться поменьше будет.
×
×
  • Создать...