Vitus
Свой-
Постов
42 -
Зарегистрирован
-
Посещение
Весь контент Vitus
-
Была похожая проблема. У меня резонатор стоял (не генератор, как у вас, ну и чип другой, хотя тоже марвеловский). Из-за ошибки в схеме резанатор был подключен к чипу через конденсаторы, которые на GND должны идти. Проходили все пакеты кроме самых длинных. Длинные обрезались как и в вашем случае. Предполагаю, что в моем случае имело место смещение тактовой, в результате которого буфер в PHY переполнялся на длинных пакетах. Попробуйте более точный генератор.
-
Ничего подобного!... Мы как-то раз тоже на подобные грабли налетели... Вы сначала отрицаете а затем подтверждаете. Делайте что-то одно. Что касается паники - прочитайте мой пост повнимательнее. Я просто сказал, что нужно быть поаккуратнее. Если замечание такого рода погружает Вас в панику, то это Ваши глубоко личные проблемы.
-
А вот здесь поаккуратнее надо! Была в свое время у меня заморочка с openDrain и сопряжением с 5В. Когда транзистор открыт - все понятно, а вот когда он закрыт, на стоке напряжение до 5В не поднимается, хотя резистор к 5В и был подключен а держится на уровне питания выходных буферов. Если вас это устраивает - тогда все нормально.
-
Видеокарта на ПЛИС
Vitus ответил chel тема в Работаем с ПЛИС, области применения, выбор
Печатные платы под BGA вполне можно делать в РФ - например Электроконнект в Новосибирске, мы там делаем прототипы, качество вполне приемлемое. Справится по скорости S3 или нет - зависит от поставленной задачи. Если простое преобразование - вполне справится. Если нужны каке-то DSP преобразования - сказать трудно. Я делал преобразователь TTL в LVDS для связи ARM с ЖК-панелью на S3E, проблем со скоростью не было. -
А вы в какой комплектации брали?
-
А в России ее купить можно? Нужна станция для изготовления опытных образцов и небольших партий (1...100) А так же для ремонта. Будет здорово если кроме BGA можно будет монтировать всякую прочую SMD-шность Мне предложили IR550 со всякими-раными наворотами но цена уж больно кусачая (50 000 европейских рублей) а еще комплекс "Лидер" с более приятной ценой (но тоже не маленькой). С IR550 вроде все понятно - производитель известный и народ вроде не жалуется По второму варианту кто-нибудь может сказать что-то внятное? Может есть еще варианты? Благодарю всех
-
Коллеги, посоветуйте станцию для монтажа/демонтажа BGA
Vitus опубликовал тема в Пайка и монтаж
Чтоб было дешево и сердито. Прошу так же поделиться опытом использования такого оборудования -
По поводу корки PCI от Ксила - вас, товарищ, сразу за руку возьмут по VendorID который принадлежит Ксилу и врядли легкоизменим
-
Задачка от Зенона
Vitus ответил VitalyM4 тема в Математика и Физика
Решение этой задачи проходили еще в школе. Дело в том что время нужное А чтобы догнать Ч = сумме ряда который сходится по какой-то там теоремеи его сумму легко найти. -
Вопросик по теории вероятностей
Vitus ответил AlexZabr тема в Математика и Физика
Коллеги, в условии сказано что вероятности орла и решки равны, но не сказано что они равны = 1/2. Монета может встать на ребро с такой же вероятностью с какой и упасть на одну из сторон. А если учесть что есть еще вариант повисания в воздухе то мы и получаем желаемый автором ответ 1/4. -
Действительно я не прав! Приношу свои извинения!
-
Уважаемый Very_Hard не прав. В статическом временном анализе термин Slack значит "запаздывание". Если сигнал с выхода одного триггера ко входу другого должен прийти не более чем за 10 нс (триггеры тактирубтся одним клоком 100 Мгц), а он приходит за 11 нс то Slack = 1 нс. Усли сигнал приходит за 9 нс то Slack = -1 нс. Если временные ограничения выполняются то Slack всегда будет <= 0
-
Насколько я помню XILINX официально объявлял что разные версии могут стоять на одном компе начиная с версии 7.1 и выше. Запускать можно ту версию к которой указан путь в переменной %XILINX%. Вполне возможно что таким образом могут работать и более раннии версии. Однако насколько корректно - вопрос открытый. Если проблема не обнаруживала себя это не значит что ее не было. Что касается Моделсима то библиотеки UNISIM и SIMPRIM у меня например лежат вместе с самим Моделсимом (XE). Значит лежит там того версия кто последней их туда скомпилировала. В этой ситуации ISE разных версий работать-то будет а вот симуляция будет идти с библиотеками последней установленной. Со всеми вытекающими последствиями :( С точки зрения безопасности мне представляется целесообразным не поддерживать одновременно несколько версий ISE на одном компе.
-
Почему S2? Поставьте S3E - они вообще из стандартных SPI Flash грузятся да и поновее будут. В этом случае можно вообще каждую FPGA из своей ПЗУ грузить
-
Форум меня не определяет
Vitus ответил тема в Архив предложений и замечаний
Вопрос решен. выражаю крайнюю признательность! -
Нужен разработчик в Самаре
Vitus опубликовал тема в Предлагаю работу
для работы в оластях: DSP Embedded Programmable Logic Резюме по адресу [email protected] (из адреса надо исключить "nospam.") -
Привет! Вот какая задачка (не моге решить): Создается ядро в виде ngc-файла. При внедрении этого ядра в проект еме передается GENERIC параметр (адрес на системной шине). При этом, судя по всему, в силе остается значение, которое этот параметр имеет по умолчанию. Как передать этот параметр в ядро ? Документация на эту тему молчит. Поскольку ngc-файл - это уже синтезированный и странслированный модуль, то получается, что передавать в него GENERIC уже поздно! Действительно ли это так, или я чего то не знаю? Спасибо!
-
Защита данных FPGA
Vitus ответил prom тема в Работаем с ПЛИС, области применения, выбор
Под №1 все-таки следует назвать (С)! -
Генератор на ФПГА
Vitus опубликовал тема в Работаем с ПЛИС, области применения, выбор
Надо разработать ген на 19.44 чтобы отстраивался с шагом 0.01 ppm на 30000 ppm. После нескольких бессонных ночей решил взять в качестве опры TCXO на 19.44, в ПЛИСИНЕ сделать два генератора синуса на основе LUT, там же их в цифре перемножить, вывести на ЦАП, профильтровать, пропустить через компаратор и результат - нужная частота...Чувствую, работать как надо не будет но другие варианты (без умножения) не просматриваются :( -
Открытый (с некоторыми оговорками, конечно) на сегодняшний день вопрос - это интерфейс общения ядер между собой. Здесь все производители (ядер) -кто в лес, кто по дрова. Существующие наработки имеют ограниченное применение и не существует ни одного, признанного де-факто стандартом. Разработать идеологию такого интерфейса - весьма актуальная задача. Однако, для ее решения (ИМХО) надо иметь богатый опыт проектирования систем на кристалле чтобы знать вопрос изнутри. А?
-
А о чем здесь собственно дискутировать? По-иоему все эти вопросы изложены в соответствующих рекомендациях (учебниках).
-
Странный warning
Vitus ответил Delsian тема в Работаем с ПЛИС, области применения, выбор
Я эти ворнинги игнорирую - попытки выяснить в чем дело ни к чему не привели -
All-Cold FSM
Vitus ответил Delsian тема в Работаем с ПЛИС, области применения, выбор
В такой ситуации можно дать только самые общие рекомендации. например сигнал сброса должен быть синхронным чтобы гарантировать одновременное "отпускание" всех триггеров автромата -
А вам что, именно от внешнего девайса сброситься надо? Можно, например, использовать сигнал locked к-либо DLL. Мне помогает :)
-
Если вас интересет функциональная схема то в интернете их выше крыши (например в алтеровском дата шите на их корку). Боюсь однако что счастья эти схемы вам не принесут посколько дают представление весьма укрупненное - на уровне функциональных блоков. На более низком уровне рисовать такие схемы страшный геморрой а разбиратсь в них - геморрой еще страшнее. Поэтому в схематике проекты такой сложности никто (IMHO) не реализует. Мой вам совет - изучайте HDL.