Vascom
Свой-
Постов
265 -
Зарегистрирован
-
Посещение
-
Неполный HTTPS
Vascom ответил Vascom тема в Замечания и предложения по новому форуму
Симантеки как раз из-за своей корпоративности, неконтролируемости и погорели. А LE - активно поддерживается гуглом, файрфоксом и не станут чудить, чтобы их закрыли. -
Неполный HTTPS
Vascom ответил Vascom тема в Замечания и предложения по новому форуму
LE не закроют. И даже если закроют - никто не мешает вернуться к платным сертификатам. -
Неполный HTTPS
Vascom ответил Vascom тема в Замечания и предложения по новому форуму
Да? Ну возможно, не знаю. Зато HSTS даёт рейтинг A+. А сертификатов бесплатных от LE сколько угодно. -
Неполный HTTPS
Vascom ответил Vascom тема в Замечания и предложения по новому форуму
И TLSv1.3 :) И обязательно включить HSTS. -
Неполный HTTPS
Vascom ответил Vascom тема в Замечания и предложения по новому форуму
Да, теперь всё отлично, спасибо. Тему можно закрывать -
Неполный HTTPS
Vascom опубликовал тема в Замечания и предложения по новому форуму
Браузер Chrome показывает, что подключение к сайту не защищено. Как я понимаю, это реклама грузится по HTTP. Нельзя ли её тоже перевести на HTTPS? -
Другие клиенты под винду вряд ли кому-то известны.
-
Используй git.
-
Quartus + Matlab
Vascom ответил svatoslav_p тема в Среды разработки - обсуждаем САПРы
Можно тонко оптимизировать. -
Quartus + Matlab
Vascom ответил svatoslav_p тема в Среды разработки - обсуждаем САПРы
По старинке получится эффективнее и оптимизированнее. Если ресурсов не жалко, то конечно можно и билдерами пользоваться. -
Начинать с verilog проще. А обязательно нужны FIR-фильтры? Ведь согласованный фильтр это может быть и коррелятор.
-
Используй несколько корреляторов.
-
Изучаешь Verilog и/или VHDL и описываешь все необходимые фильтры и корреляторы. Ядра вряд ли получится использовать поскольку согласованная фильтрация - слишком специфичная вещь.
-
Vivado 2017.2 DSP блоки
Vascom ответил el.d тема в Среды разработки - обсуждаем САПРы
Хм, заставили меня попотеть, почитать документацию... Признаю свою частичную неправоту: действительно регистры в DSP-блоках могут быть только с синхронным ресетом, однако эти блоки всё равно могут использоваться для арифметических операций и использовать внешние регистры, только не оптимально с точки зрения FPGA получается. Асинхронный ресет просто у нас в проекте используется. И, поскольку далее проект реализуется в виде ASIC, то на FPGA всё должно быть один в один. Но всё же, даже если в коде регистры с асинхронным ресетом, то большой перемножитель всё равно будет сделан на DSP-блоке самим Vivado автоматом. -
Vivado 2017.2 DSP блоки
Vascom ответил el.d тема в Среды разработки - обсуждаем САПРы
Ресет и так всегда лучше делать асинхронным. Это не влияет на способность синтезатора использовать DSP-блоки.