yakuzaa 0 21 ноября, 2010 Опубликовано 21 ноября, 2010 (изменено) · Жалоба В редакторе платы выделяете компонент, жмёте f11 , открываетя окно PCB inspector. В нём двойной щенчёк по name , там снимите галочку HIDE Но Вам это всё не нужно, если делать тем способом, как я выше написал. Он правильный потому что удобный. спасибо, сейчас попробую Ваш метод. Пока сделал так: 1) на плате выделяем Designator любого компонента 2) Edit -> Find Similar Objects (Shift+F) 3) Выставляем "Same" для Designator и нажимаем кнопку Apply 4) В окне PCB Inspector правим параметры шрифта Изменено 21 ноября, 2010 пользователем Ivan Kuznetzov Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Rodavion 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 (изменено) · Жалоба Спасибо, получилось . Оказывается у меня не стояла галочка Design > Rules >Electrical > Un roted Net > Enable Я так думаю, что у вас галка все же не стояла в Tools/Design Rule Checker - см. рис. :) Изменено 22 ноября, 2010 пользователем Rodavion Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
arttab 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Прошу объяснить как прошить полигоны (TOP, BOT) отверстиями. Сам не разобрался :( Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Марик 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Прошу объяснить как прошить полигоны (TOP, BOT) отверстиями. Сам не разобрался :( Не совсем понятно... У Вас полигон не перестраивается? Если так, то нужно его перестроить. Для этого выделите его, кликните правой кнопкой Polygon Actions-> Repour. В появившемся окошке "ДА" Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Regente 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Не подскажете как правильно сгенерировать Netlist файл? Я пробовал его создавать, но такое ощущение что он не создается, т.к. в панели сообщений появляются ошибки вида Signal NamedSignal_1[0] has no driver Как от них избавиться? И куда по умолчанию сохраняются эти файлы? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TOREX 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Не подскажете как правильно сгенерировать Netlist файл? Я пробовал его создавать, но такое ощущение что он не создается, т.к. в панели сообщений появляются ошибки вида Signal NamedSignal_1[0] has no driver Как от них избавиться? И куда по умолчанию сохраняются эти файлы? А куда ты хочешь засунуть этот NetList? Если в плату в AD, так это не надо. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Не подскажете как правильно сгенерировать Netlist файл? Я пробовал его создавать, но такое ощущение что он не создается, т.к. в панели сообщений появляются ошибки вида Signal NamedSignal_1[0] has no driver Как от них избавиться? И куда по умолчанию сохраняются эти файлы? Design/Netlist из PCB Но судя по вопросу вы не об этом спрашиваете. Такие сообщения появляются при компиляции схемы проекта. К нетлисту не имеют отношения.В частности сообщается что, что один из сигналов не имеет источника. Просто с эти не работаете. Об этом тут долго писали. как настраивать проетк, чтоб игнорировать, проверять, или что делать чтоб правильно было Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Regente 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба ... Понятно. Просто при появлении данных ошибок такое ощущение что сам файл не создается. Куда он сохраняется при компиляции? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Никуда. В памяти сидит. Передать можно только в PCB Там хранится уже то, что смогло передаться. В памяти при перекомпиляции обновляется Report, можно сохранить, но это далеко не одно и тоже Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Fgion 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 (изменено) · Жалоба Добрый вечер. вот борюсь с поведением АД саммер 09. Проблема возникла в правилах. Создал правило зазоров для линий 220В. Поставил приоритет А фиг там: Вот что это может быть? Изменено 22 ноября, 2010 пользователем Fgion Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
filmi 1 22 ноября, 2010 Опубликовано 22 ноября, 2010 (изменено) · Жалоба В правиле поменяй And на or. Изменено 22 ноября, 2010 пользователем filmi Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Fgion 0 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба отредактировал - ничего не поменялось я оставил только цепи InNet('220V_1') все равно -(( Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 22 ноября, 2010 Опубликовано 22 ноября, 2010 · Жалоба Приоритет должен быть виден слева. Чем выше- тем приоритет ней. Справа пример подобных правил Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
arttab 0 23 ноября, 2010 Опубликовано 23 ноября, 2010 · Жалоба Не совсем понятно... У Вас полигон не перестраивается? Если так, то нужно его перестроить. Для этого выделите его, кликните правой кнопкой Polygon Actions-> Repour. В появившемся окошке "ДА" мне не понятно как задать что полигон "прошить" отверстиями Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
masterofnature 0 23 ноября, 2010 Опубликовано 23 ноября, 2010 · Жалоба мне не понятно как задать что полигон "прошить" отверстиями Place -> Via Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться