nepoch 0 25 февраля, 2020 Опубликовано 25 февраля, 2020 · Жалоба Подскажите лучшие книги для того чтобы разобраться в методологии UVM и начать писать в быстрые сроки??? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
one_eight_seven 6 25 февраля, 2020 Опубликовано 25 февраля, 2020 (изменено) · Жалоба 58 minutes ago, nepoch said: Подскажите лучшие книги для того чтобы разобраться в методологии UVM и начать писать в быстрые сроки??? UVM Primer. Vanessa's Guide. После этого уже будет не страшно просто писать, сверяясь с UVM User Guide. Изменено 25 февраля, 2020 пользователем one_eight_seven Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
S_Hawk 0 15 июня, 2020 Опубликовано 15 июня, 2020 · Жалоба On 4/30/2019 at 4:14 PM, Nick_K said: Вся хитрость заключается в количестве строк процесса: верилог разрешает писать процесс вез конструкции begin-end только для однострочных выражений, а каждая ";" - это конец строки. Соответственно больше одной строки - используйте конструкцию начала/окончания процесса Так речь шла о том, что символ "," вместо ";" как раз и должен говорить компилятору, что два выражения, разделенные запятой нужно воспринимать как одно. По аналогии с языком Си. Причем, Верилог в операторе assign позволяет такое, а в always - не позволяет. Мне тоже это кажется нелогичным... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
RobFPGA 34 15 июня, 2020 Опубликовано 15 июня, 2020 · Жалоба Приветствую! 41 minutes ago, S_Hawk said: Так речь шла о том, что символ "," вместо ";" как раз и должен говорить компилятору, что два выражения, разделенные запятой нужно воспринимать как одно. По аналогии с языком Си. Причем, Верилог в операторе assign позволяет такое, а в always - не позволяет. Мне тоже это кажется нелогичным... always_comb int aa, bb; logic c,d; , aa=inA*10; , begin: name1 int eee; , bb=aa+InB; , ... end , c=bb>0;, ... Если сделать как вы хотите то тоже логики не добавится. Парсить такое в компиляторе кошмар, а уж читать в тексте и подавно. Все же процесс (always) по сути описывающий последовательность выполнения операторов это не оператор назначения (assign) который сам по себе. Удачи! Rob. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Bad0512 2 7 октября, 2020 Опубликовано 7 октября, 2020 · Жалоба Коллеги, посоветуйте годной литературы по Vivado HLS. По служебной необходимости есть задача освоить это кунг-фу. Хотелось бы сделать это наиболее приятным способом, без рака мозга. З Ы Стандартные доки от Xilinx предлагать нет смысла - они в любом случае в списке на изучение. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_4afc_ 26 7 октября, 2020 Опубликовано 7 октября, 2020 · Жалоба 1 hour ago, Bad0512 said: Коллеги, посоветуйте годной литературы по Vivado HLS. По служебной необходимости есть задача освоить это кунг-фу. Когда стояла задача перенести С код на ПЛИС то заставили переписать код на С++ с использованием референсов. У Майкросовта даже есть возможность проверить код - скармливаеш файл через батник и он говорит, насколько он соответствует стандарту - если соответствует, то легче потом HLS обрабатывается. Подробностей не помню... давно было. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
yamantau 15 27 декабря, 2020 Опубликовано 27 декабря, 2020 · Жалоба 27.10.2019 в 20:29, Perdachillo сказал: Не нашли в электронном виде? Залито, upload/books Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
yes 7 13 апреля, 2022 Опубликовано 13 апреля, 2022 · Жалоба прошу поделиться стандартом UVM (IEEE 1800.2 если не ошибаюсь) ftp у меня не работает почему-то, и в сети не нашел Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Кнкн 5 14 апреля, 2022 Опубликовано 14 апреля, 2022 · Жалоба 11 hours ago, yes said: прошу поделиться стандартом UVM (IEEE 1800.2 если не ошибаюсь) ftp у меня не работает почему-то, и в сети не нашел IEEE Std 1800.2™-2020.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
des00 25 14 апреля, 2022 Опубликовано 14 апреля, 2022 · Жалоба UVM таки стандартизировали?? сильно. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
yes 7 14 апреля, 2022 Опубликовано 14 апреля, 2022 · Жалоба 2 hours ago, Кнкн said: IEEE Std 1800.2™-2020.pdf 2.73 MB · 5 downloads спасибо Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
nice_vladi 2 14 апреля, 2022 Опубликовано 14 апреля, 2022 · Жалоба 2 hours ago, des00 said: UVM таки стандартизировали?? сильно. По-моему, уже давно:https://www.accellera.org/downloads/standards/uvm Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
des00 25 14 апреля, 2022 Опубликовано 14 апреля, 2022 · Жалоба 30 minutes ago, nice_vladi said: По-моему, уже давно:https://www.accellera.org/downloads/standards/uvm опять за парту надо, а то все по проприетарным книжкам Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться