Перейти к содержанию
    

BSACPLD

Свой
  • Постов

    876
  • Зарегистрирован

  • Посещение

  • Победитель дней

    3

BSACPLD стал победителем дня 9 января

BSACPLD имел наиболее популярный контент!

Репутация

9 Обычный

3 Подписчика

Информация о BSACPLD

Контакты

  • Сайт
    Array
  • ICQ
    Array

Информация

  • Город
    Array

Посетители профиля

9 108 просмотров профиля
  1. UPD. Надо перестать работать по выходным... Пост от 2023...
  2. У Raspberry PI, насколько я знаю, нет DVP. Соответственно напрямую подключить DVP сенсор не получится. Может Вам лучше рассмотреть вариант сенсора с MIPI? Например, IMX477. А если хотите свою плату, то надо подробно расписать требования к изделию: 1. Тип сенсора. 2. Максимальное разрешение и частота кадров. 3. Нужен ли Image Signal Processor или просто RAW? 4. Тип транспортного уровня TCP или UDP? 5. Просто RTP/RTSP или ещё веб интерфейс, или наоборот свой захватчик видео? 6. Тип сжатия, h.264, MJPEG или чистый RAW? 7. Максимальные габариты камеры. P.S. Я бы мог предложить Вам комплект плат нашей разработки для 2К камер (сенсор + обработка + управление объективом + ПО для захвата видео), но ценник там будет явно выше 10 тыс. р.
  3. Нет там трансиверов. Вы путаете с корпусом 325 пинов. PK0402_PG2L100H_MBG324.xlsx PK0402_PG2L100H_MBG324.pdf PK0404_PG2L25H_MBG325.csv PK0404_PG2L25H_MBG325_V1.0_innek.pdf
  4. Да. Резистор то я и не заметил 😞 Но ничего страшного - в новых платах чипы на 324 пина, там трансиверов нет 🙂
  5. Для Logos2 питание точно такое же как у Xilinx (корпуса на 324 и 484 пина). Специально сейчас ещё раз проверил. Единственное различие, что номера каналов трансиверов отзеркалены.
  6. Fudan не pin-to-pin с Xilinx, и но есть частичная совместимость со стороны Vivado. PangoMicro наоборот - pin-to-pin с Xilinx, но полностью отсутствует совместимость с Vivado.
  7. Так ведь и от "проверенного" поставщика в РФ тоже было 30% брака... Учитывается. При верификации содержимое BRAM очищается. Плюс по маске проверяются только задействованные в проекте ячейки (Vivado создаёт специальный *.msk файл). Попытка честного ухода от использования западных компонентов. В данной плате ни одного западного компонента. Новые платы уже будут под оргинальные Xilinx и PangoMicro (они pin-to-pin с Xilinx). Просто новые платы это долгий процесс (закупка, изготовление, монтаж...), а сейчас нужно закрыть текущий заказ...
  8. Отдельно не смотрел. Суммарный ток отличается +/- 2мА. Пробовал. И по JTAG пробовал - разницы нет. В самом начале темы писал про это. И даже видео с проведением теста приложил 🙂 И проблемный чип уже переносили на другую плату.
  9. Питание банка ВВ также в норме. По составу пинов JFMK50T4 полностью повторяет XC7A50T. Пин CFGBVS согласно datasheet посажен на питание банка ВВ (3.3В) через резистор 100 Ом. Я пробовал менять резистор на 47 Ом - ничего не поменялось.
  10. Причём тут времянка, если загруженный битстрим не проходит верификацию? Верификация битстрима это проверка содержимого конфигурационной SRAM на соответствие *.bit файлу. https://docs.amd.com/r/2021.1-English/ug908-vivado-programming-debugging/Readback-and-Verify-for-7-Series-UltraScale-and-UltraScale-FPGAs-and-MPSoCs
  11. Так ведь JFMK50T4 это как раз клон 7 семейства... Хотя может разработчики Reference Design у Fudan просто по привычке 330 Ом поставили... UPD2. Ещё раз проверил источник питания ядра. Непосредственно на выходе DC-DC пульсации 9 mV p-p. На конденсаторе под ПЛИС пульсации 3.6 mV p-p. Измерял как полагается щупом с пружиной и развёртку поставил 10mV/дел. 1ms/дел. Походу дело явно не в питании... Но и 59% брака в поставке как-то слишком странно... Может при монтаже чипы как-то испортили?...
  12. UPD. Кто-нибудь в курсе, зачем у JFMK50T4 на F0_CFG_DONE вешают именно 330 Ом на F0_CFG_DONE, а не 4.7кОм как у Artix-7? В примерах схем у них везде 330 Ом. Я тоже поставил 330 Ом. Просто интересно, влияет ли номинал этого резистора на правильность загрузки...
  13. Коллеги, может кто сталкивался с подобной проблемой как на видео? Таких чипов в последней партии с taobao 59%. При этом 20 чипов не проходят верификацию загруженного битстрима при температуре ниже 0 градусов, ещё 35 чипов не проходят верификацию даже при комнатной температуре. Если нагреть проблемные чипы, они начинают успешно проходить верификацию. Остальные чипы из данной партии успешно проходят верификацию при -20 градусах (ниже не тестировали). В прошлой партии, купленной у одного из российских поставщиков, было 30% проблемных чипов. В позапрошлой партии, купленной ещё раньше, 0% проблемных чипов. Что я проверил и пробовал сделать: 1. Проверил напряжения питания с помощью осциллографа - пульсации в пределах допустимого. 2. Поднимал напряжение Vcccore до 1.017В и Vccsup до 1.84В - не влияет. 3. Если поменять местами чипы на двух платах (одна проходит верификацию, вторая - нет), проблема перемещается вместе с чипом. 4. Увеличивал задержку между включением напряжений питания - не влияет. 5. Пробовал менять напряжение питания конфигурационного банка - не влияет. 6. Пробовал грузить прошивку как из QSPI, так и по JTAG - источник загрузки не влияет на наличие проблемы. 7. Пробовал снижать частоту JTAG - не влияет. 8. Пробовал охлаждать как всю плату в термокамере, так и только сам чип с помощью сжиженного газа - проблема проявляется в обоих случаях. P.S. Если у кого есть платы с JFMK50T4 купленными в 2023 году, проводили ли Вы тестирование аналогичное моему?
  14. В списке её нет. Но в моей плате реализован механизм удалённой перепрошивки через Ethernet. Главное чтобы с конфигурированием проблем не было.
×
×
  • Создать...