Mikhail B. 0 11 ноября, 2017 Опубликовано 11 ноября, 2017 · Жалоба Есть у меня этот док, так себе... Взял я доку на КВАРТУС. Половина функций не поддерживается :angry2: Если не больше. От того кстати говоря ищу параллельно какие-нибудь внешние компиляторы; Леонардо, МоделСим... тоже пока безуспешно. Может коль пошла такая пьянка, найти другой язык? Языки - это все инструменты, почему такая привязанность? Можете объяснить в чём глобальное отличие Verilog от VHDL? Изучал второй, сейчас требуют погрузиться в первый, есть ли смысл. Где можно почитать на эту тему как "для чайников"? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Maverick_ 15 11 ноября, 2017 Опубликовано 11 ноября, 2017 · Жалоба Можете объяснить в чём глобальное отличие Verilog от VHDL? Изучал второй, сейчас требуют погрузиться в первый, есть ли смысл. Где можно почитать на эту тему как "для чайников"? для старта Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mikhail B. 0 12 ноября, 2017 Опубликовано 12 ноября, 2017 · Жалоба для старта Спасибо большое! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Кнкн 5 28 ноября, 2017 Опубликовано 28 ноября, 2017 · Жалоба Нет ли возможности скачать у Синопсиса две статейки? https://www.synopsys.com/Community/SNUG/Pag...ts.aspx?qry=uvm Shutdown with Agreements in a UVM Testbench - Silicon Valley, 2017 Mark Glasser - NVIDIA Applying Stimulus and Sampling Outputs - UVM Verification Testing Techniques - Austin, 2016 Clifford E. Cummings - Sunburst Design Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Losik 1 28 ноября, 2017 Опубликовано 28 ноября, 2017 · Жалоба Нет ли возможности скачать у Синопсиса две статейки? https://www.synopsys.com/Community/SNUG/Pag...ts.aspx?qry=uvm Shutdown with Agreements in a UVM Testbench - Silicon Valley, 2017 Mark Glasser - NVIDIA Applying Stimulus and Sampling Outputs - UVM Verification Testing Techniques - Austin, 2016 Clifford E. Cummings - Sunburst Design Статьи + презентации. ta3_1_cummings_paper.pdf wc09_63_glasser_paper.pdf wc09_63_glasser_pres_user.pdf ta3_1_cummings_pres_user.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Кнкн 5 28 ноября, 2017 Опубликовано 28 ноября, 2017 · Жалоба Статьи + презентации. Большое спасибо! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 20 декабря, 2017 Опубликовано 20 декабря, 2017 · Жалоба https://dvteclipse.com/documentation/sv/index.html Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 21 июля, 2018 Опубликовано 21 июля, 2018 · Жалоба Мужички, кто поможет? Почти год пытаюсь достать книгу Практикум по проектированию на языках VerilogHDL и SystemVerilog Мурсаев А.Х., Бурнаева Э.Г. https://lanbook.com/catalog/informatika/pra...ystemverilog-4/ И на книжную балку заказывал ...и в Белгород на главпочтампт ...и командировочным. Самое ужасное, что ВСЕ мои попытки найти в интеренете заканчивались кидком. Потратил уже денег на две таких книги! Может оно того и не стоит? Кто поделится впечатлениями об творении? Спасибо :tort: Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
andrew_b 17 22 июля, 2018 Опубликовано 22 июля, 2018 · Жалоба Может оно того и не стоит? Кто поделится впечатлениями об творении?Уже судя по тому, что авторы описание схемы упорно называют программой, книга очень мягко говоря не очень. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 1 августа, 2018 Опубликовано 1 августа, 2018 · Жалоба Уже судя по тому, что авторы описание схемы упорно называют программой, книга очень мягко говоря не очень. ...ну это известная оплошность. Тут надо просто оговаривать применение. Если описывается архитектура,-то это работа с дизайном(синтезируемое подмножество языка). Но если тестбенч, то это уже может быть и программа.. :wacko: Как только появится возможность поиметь текст книги слезно прошу в личку дать натырку. ...или сам файл. Спасибо! ...Вот только когда это будет?... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 1 августа, 2018 Опубликовано 1 августа, 2018 · Жалоба Даже стиральная машина болтает труселя и носки в барабане по программе. А язык SystemVerilog описывает программу поведения схемы. :rolleyes: Если придираться, то к содержимому книги, а не терминам. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 1 августа, 2018 Опубликовано 1 августа, 2018 · Жалоба Даже стиральная машина болтает труселя и носки в барабане по программе. Если придираться, то к содержимому, а не терминам. :biggrin: Да как ни крути!.. В вашем случае,- ПЛИС это форма барабана, её объем, материал, количество точек крепления оси и тип передачи с движка. Это как периферия к внешнему интеллектуальному звену. Программистом выступает хозяйка, которая знает, что она бросает в барабан, задает режимы, вливает моющее средство и дает пуск на определенное время. Более низко уровневый программист описывает логику стирки и драйвер по управлению двигателем во ВНЕШНЕМ по отношению к барабану интеллектуальном звене. ....Даже если взять вариант, что это звено будет внутри ПЛИС будет описан вычислитель с определенной системой команд, памятью и внешними интерфейсами. ВСЕ! Это потом нужно ОТДЕЛЬНО программировать на ДРУГОМ языке... язык SystemVerilog описывает программу поведения схемы ...вы не внимательны! Достоинство SV в ориентации на тестирование, а значит хорош в тестбенчах! А это не обязательно синтезабельность. Там вольностей больше. Можно и программные трюки писать. В создании дизайна пишут не программу, а поведение. Причем число "программных счетчиков" равно числу процессов (а это тысячи!!!) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 1 августа, 2018 Опубликовано 1 августа, 2018 · Жалоба ...вы не внимательны! Достоинство SV в ориентации на тестирование, а значит хорош в тестбенчах! А это не обязательно синтезабельность. Там вольностей больше. Можно и программные трюки писать. В создании дизайна пишут не программу, а поведение. Причем число "программных счетчиков" равно числу процессов (а это тысячи!!!) Пишут программу поведения во времени. А не просто статическую схему описывают. Кончайте придираться, займитесь изучением. Я по книжке Stuart Sutherland "SystemVerilog for Design" учился. (программа - она всегда во времени) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 1 августа, 2018 Опубликовано 1 августа, 2018 · Жалоба Пишут программу поведения во времени. А не просто статическую схему описывают. Кончайте придираться, займитесь изучением. Я по книжке Stuart Sutherland "SystemVerilog for Design" учился. (программа - она всегда во времени) Ну не существует статических цифровых схем!.. Это не критерий. ...Могу согласиться с вами только для варианта микропрограммного автомата, который проблемно ориентирован и не обладает универсальностью\гибкостью. Его поведение жестко и известно заранее. Но как только вы вводите в систему возможность внешней смены режимов на вариантность(по ходу использования архитектурного фрагмента),- появляется выбор в поведении. Некое поведение. Предсказуемое. Некая программа... Я бы сказал, что речь для ПЛИС идет о создании архитектур, которые можно программировать на другом языке(машинных кодах, ассемблере и т.п.) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
topor_topor 0 8 ноября, 2018 Опубликовано 8 ноября, 2018 · Жалоба Вспомнил анекдот: "...теоритически мы миллионеры, а практически живем с двумя...". Так вот, оди и тот же "объект" назови разными терминами и сразу и смысл и подходы меняются :) HDL - язык описания аппаратуры, описания схемы - применимо для дизайна А для Тест Бенча - можна и "программой" тестирования назвать или программированием на верилоге. "Программирование" тут сленгом скорее будет если отталкиваться от изначального термина HDL, но по смыслу очень подходит (особенно если речь о классах UVM). --- Короче: Описание схемы и программирование тестов. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться