lexus.mephi 0 27 января, 2015 Опубликовано 27 января, 2015 · Жалоба Подскажите, куда переехала менторовская UVM cookbook? FTP прошарил - нашел только примеры кода от этой книги. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
SM 0 27 января, 2015 Опубликовано 27 января, 2015 · Жалоба FTP прошарил pub/DOC/Mentor (если, конечно, про местный FTP речь) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
lexus.mephi 0 27 января, 2015 Опубликовано 27 января, 2015 · Жалоба pub/DOC/Mentor (если, конечно, про местный FTP речь) Спасибо =))) P.S. Эту книгу неплохо бы еще в /pub/BOOKS/Verilog/SystemVerilog закинуть Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Кнкн 5 31 марта, 2015 Опубликовано 31 марта, 2015 · Жалоба Может быть нужно кому-нибудь: Uvm Cookbook от mentor 13-го года /upload/DOC/Uvm Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
lexus.mephi 0 22 апреля, 2015 Опубликовано 22 апреля, 2015 · Жалоба Есть у кого-нибудь вот такая книга по UVM: Advanced Verification Topics Paperback – January 3, 2012 by Bishnupriya Bhattacharya (Author), John Decker (Contributor), Gary Hall (Contributor), Nick Heaton (Contributor), Yaron Kashai (Contributor), Neyaz Khan (Contributor), Zeev Kirshenbaum (Contributor), Efrat Shneydor (Contributor) ? Спасибо! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Fitc 0 28 мая, 2015 Опубликовано 28 мая, 2015 · Жалоба А есть ли у кого книги как писать TLM-модели на systemverilog с использованием/без использования UVM? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
des00 25 6 июня, 2015 Опубликовано 6 июня, 2015 · Жалоба А есть ли у кого книги как писать TLM-модели на systemverilog с использованием/без использования UVM? Если учесть что UVM вырос из сращивания OVM и VMM, то книги Janick Bergeron "Verification Methodology Manual for SystemVerilog" и Mike Mintz "Hardware Verification with SystemVerilog. An Object-Oriented Framework" должны подойти. Еще, если учесть что эти выросли на основе менторовской AVM, то неплохо прочитать документы от ментора на эту тему. А по самому UVM уже есть два учебника, в том числе один от авторов :) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
favalligi 0 10 июня, 2015 Опубликовано 10 июня, 2015 · Жалоба А есть ли у кого книги как писать TLM-модели на systemverilog с использованием/без использования UVM? На сайте accellera есть юзер гайд и референс по UVM, а на сайте testbench.in есть куча лаб и основ применения. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Ereminem 0 14 января, 2016 Опубликовано 14 января, 2016 · Жалоба Не подскажите, где бы можно было приобрести/скачать книгу Verification Methodology Manual for SystemVerilog? Я так понимаю, для освоения верификации проектов ПЛИС на SV и UVM - это хорошая вещь. Или что другое посоветуете? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
x736C 0 17 января, 2016 Опубликовано 17 января, 2016 · Жалоба Ereminem, вторая страница гугла http://vdisk.weibo.com/s/aCH4qrkah4ecZ Нажать синюю кнопку с пиктограммой скачивания. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
des00 25 17 января, 2016 Опубликовано 17 января, 2016 · Жалоба Не подскажите, где бы можно было приобрести/скачать книгу Verification Methodology Manual for SystemVerilog? Я так понимаю, для освоения верификации проектов ПЛИС на SV и UVM - это хорошая вещь. Или что другое посоветуете? Идеи VMM действительно вошли в UVM, но в основном UVM основан на OVM (Open Verification Methodology). Книга хорошая, полезная. Но для другой области Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Leka 1 11 ноября, 2016 Опубликовано 11 ноября, 2016 (изменено) · Жалоба "... И обсуждение тонких моментов синтаксиса." Почему-то можно: assign a=b, c=d; но нельзя: always_comb a=b, c=d; а только: always_comb begin a=b; c=d; end Есть какой глубокий смысл в таком ограничении ? Изменено 11 ноября, 2016 пользователем Leka Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Fitc 0 6 января, 2017 Опубликовано 6 января, 2017 (изменено) · Жалоба "... И обсуждение тонких моментов синтаксиса." Почему-то можно: assign a=b, c=d; но нельзя: always_comb a=b, c=d; а только: always_comb begin a=b; c=d; end Есть какой глубокий смысл в таком ограничении ? Думаю, это связано с тем, что оба присваивания a=b и c=d в assign выполяются параллельно, а в always_comb сначала выполняется присваивание a=b; затем c=d. В данном случае с точки зрения результата присваивания разницы нет, но с точки зрения трактовки данных конструкций симулятором есть большая разница. Изменено 6 января, 2017 пользователем Fitc Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
sonycman 1 14 июля, 2017 Опубликовано 14 июля, 2017 · Жалоба Вышла новая книга RTL Modeling with SystemVerilog for Simulation and Synthesis: Using SystemVerilog for ASIC and FPGA Design. Буду премного благодарен, если кто даст ссылочку. А вообще хотелось бы печатный вариант, но дешевле будет самому распечатать, чем у буржуев покупать за 120 долларов... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
JNAD 0 2 сентября, 2017 Опубликовано 2 сентября, 2017 (изменено) · Жалоба Вопрос к знатокам, кто знаком с интерфейсом UNI/O. Подскажите как сформировать последовательность импульсов и считать данные с микросхемы 11AA02E48. Пытаюсь написать на SystemVeriloge, но не получается, непонятен сам принцип формирования последовательности и считывания. Есть наброски кода, но даже не знаю стоит ли их скидывать. UNIO.zip Изменено 2 сентября, 2017 пользователем JNAD Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться