Перейти к содержанию
    

Расчет номинала стягивающего резистора

Добрый вечер!

Вопрос следующий как выбрать номинал стягивающего резистора? Выходная ножка ПЛИС, стандарта cmos и напряжением 3.3 вольта, с максимальным током 8 мА. Входная ножка микросхемы - у неё ток входа по даташиту 2 мкА. Поставив 1кОм стягивающий резистор, помехи уменьшились сигнала. Сигнал частотой 125 MHz . И может кто нибудь объяснить почему улучшилось?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Что значит "стягивающий"?

Если поставили последовательно между выводами микросхем, то это значит задемпфировали, но там достаточно и сотни-другой  Ом.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Резистор одной стороной к входу микросхемы, другой к земле. (Pulldown). Если б последовательно, то было б понятно почему б помогло

Изменено пользователем mrjoun

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

2 hours ago, mrjoun said:

 Сигнал частотой 125 MHz . И может кто нибудь объяснить почему улучшилось?

Вы что-то не то делаете. Обычно схема выглядит так:

Генератор на 125 МГц -> как можно ближе к нему сопротивление, Ом на 30 -> печатная дорожка (чем короче, тем лучше) -> нагрузка (ПЛИС). А у вас как сделано ?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

3 часа назад, mrjoun сказал:

Резистор одной стороной к входу микросхемы, другой к земле. (Pulldown). Если б последовательно, то было б понятно почему б помогло

Тоже задемпфировали, только перекос по постоянному напряжению получился.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

6 hours ago, mrjoun said:

Поставив 1кОм стягивающий резистор, помехи уменьшились сигнала.

Как выглядят помехи? Чему и как мешают?

6 hours ago, mrjoun said:

И может кто нибудь объяснить почему улучшилось?

Если уточните что именно улучшилось, то может кто и объяснит.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

ПЛИС кодирует 8b в 10b и выдает последовательно по битно на выходную ножку. Длительность каждого бита - 8ns.

Осциллографом смотрел на входной ножки микросхемы (не могу приложить картинки осциллографа так как выходные).  

Сигнал выглядит как сигнал в несогласованной линии. Навесным монтажом, к входной ножки был присоединен резистор R1. Ситуация улучшилась, после изменение сигнала уменьшились паразитные колебания (не знаю как правильно они называются)

Снимок.PNG

Изменено пользователем mrjoun

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

 

26 минут назад, mrjoun сказал:

Сигнал выглядит как сигнал в несогласованной линии

Добрый день

Похоже понимание о согласовании импедансов и линий передачи вы имеете.

Ну так и приведите к общему знаменателю   -----   50 Ом.

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Цепь длинная? Резистор около входа припаян? Слегка улучшилось согласование, уменьшилось отражение от входа. Пробник осциллографа правильно подключаете - землю пружинкой рядом с сигналом? 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

А цепь INPUT идёт на элемент ИЛИ (OR) или это что-то иное? Общественность хочет знать наименование FPGA и этого элемента.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...