nikolascha 0 17 октября, 2012 Опубликовано 17 октября, 2012 · Жалоба берусь проспонсировать hostingЕсли будет хостинг, то для вики хорошая сборка движка mediawiki4intranet А вопрос с лицензией неужели такой важный? Нельзя "как есть" сделать? По контролю версий, возможно, лучше SVN, а кто хочет у себя может локально GIT ставить, он с удалённым репозиторием SVN умеет работать. Ещё обычно багтрекер используют, но не знаю на сколько это тут нужно... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
DevL 0 17 октября, 2012 Опубликовано 17 октября, 2012 · Жалоба Если будет хостинг, то для вики хорошая сборка движка mediawiki4intranet А вопрос с лицензией неужели такой важный? Нельзя "как есть" сделать? По контролю версий, возможно, лучше SVN, а кто хочет у себя может локально GIT ставить, он с удалённым репозиторием SVN умеет работать. Ещё обычно багтрекер используют, но не знаю на сколько это тут нужно... http://www.drdobbs.com/tools/the-git-revol...-here/240009161 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
DevL 0 10 ноября, 2012 Опубликовано 10 ноября, 2012 · Жалоба подымем тему - если еще интересно продвигать тему ... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 11 ноября, 2012 Опубликовано 11 ноября, 2012 · Жалоба А откуда такое желание сделать его именно на VHDL? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Maverick_ 15 11 ноября, 2012 Опубликовано 11 ноября, 2012 · Жалоба А откуда такое желание сделать его именно на VHDL? исходники именно на VHDL... как дальше будет неизвестно... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 12 ноября, 2012 Опубликовано 12 ноября, 2012 · Жалоба 2 Maverick то, что исходники конкретно данного энкодера на VHDL не означает что нужно всё остальное делать на нём :laughing: 2 all а тема действительно заглохла.. Есть какие нибудь продвижения? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Maverick_ 15 12 ноября, 2012 Опубликовано 12 ноября, 2012 · Жалоба 2 Maverick то, что исходники конкретно данного энкодера на VHDL не означает что нужно всё остальное делать на нём :laughing: Язык описания выбирает команда или ее лидер (мое мнение)... Здесь я нигде не настаивал и не рекомендовал ни какой язык описания для продолжения (если оно будет)... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
quest 2 5 декабря, 2012 Опубликовано 5 декабря, 2012 · Жалоба да почему бы и нет, но с решением еще не понятно. дело занятное, но нужен Team Leader со временем, что бы скоординировать проект.... при наличии какого каркаса, локальные изменения побоку, прикрутить не долго. обсуждал со знающими людьми, гуторят что I frame Low delay HEVC тема....... ..ты эта...серетные карты генштаба то не раскрывай :)... Не знаю есть ли смысл в опенсорсиньи авц.. Может тогда уж хевц? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
blackfin 32 10 июня, 2013 Опубликовано 10 июня, 2013 · Жалоба Recommendation: H.265 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
DASM 0 10 июня, 2013 Опубликовано 10 июня, 2013 · Жалоба 2 Maverick то, что исходники конкретно данного энкодера на VHDL не означает что нужно всё остальное делать на нём :laughing: 2 all а тема действительно заглохла.. Есть какие нибудь продвижения? Попробую на Actel SmartFusion2 реализовать. Тема интересная и нужная. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
DASM 0 15 июня, 2013 Опубликовано 15 июня, 2013 · Жалоба В Microsemi SmartFusion2 заняло 20 % от M2S050. Очень неплохо, правда я этот VHDL второй раз в жизни вижу, только на Верилог немного пишу по чайной ложке пока. Да еще и лицензия бесплатная не дает смешивать VHDL с Verilog в одном проекте. Может есть у кого лекарство ? А так как раз получил с ebay сегодня камеру OV5642 http://www.ebay.com/itm/271130719953?ssPag...984.m1497.l2649 , а кит Фузен2 http://www.microsemi.com/fpga-soc/design-r...on2-starter-kit тоже на столе. Запустить бы вместе.. :rolleyes: :rolleyes: Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
oleg v 0 26 июня, 2013 Опубликовано 26 июня, 2013 · Жалоба привет!кто работал с макетом DE2-115 И камерой к нему TRDB-D5M?ПОДСКАЖИТЕ как исправить код программы, если изменить разрешение кадра на 1280*1024 т.е. 1,3MPixel, а было в примере 640*480.мне интересна любая информация и опыты с этим макетом. module VGA_Controller( // Host Side iRed, iGreen, iBlue, oRequest, // VGA Side oVGA_R, oVGA_G, oVGA_B, oVGA_H_SYNC, oVGA_V_SYNC, oVGA_SYNC, oVGA_BLANK, // Control Signal iCLK, iRST_N, iZOOM_MODE_SW ); `include "VGA_Param.h" `ifdef VGA_640x480p60 // Horizontal Parameter ( Pixel ) parameter H_SYNC_CYC = 96; parameter H_SYNC_BACK = 48; parameter H_SYNC_ACT = 640; parameter H_SYNC_FRONT= 16; parameter H_SYNC_TOTAL= 800; // Virtical Parameter ( Line ) parameter V_SYNC_CYC = 2; parameter V_SYNC_BACK = 33; parameter V_SYNC_ACT = 480; parameter V_SYNC_FRONT= 10; parameter V_SYNC_TOTAL= 525; `else // SVGA_800x600p60 //// Horizontal Parameter ( Pixel ) parameter H_SYNC_CYC = 128; //Peli parameter H_SYNC_BACK = 88; parameter H_SYNC_ACT = 800; parameter H_SYNC_FRONT= 40; parameter H_SYNC_TOTAL= 1056; // Virtical Parameter ( Line ) parameter V_SYNC_CYC = 4; parameter V_SYNC_BACK = 23; parameter V_SYNC_ACT = 600; parameter V_SYNC_FRONT= 1; parameter V_SYNC_TOTAL= 628; `endif // Start Offset parameter X_START = H_SYNC_CYC+H_SYNC_BACK; parameter Y_START = V_SYNC_CYC+V_SYNC_BACK; // Host Side input [9:0] iRed; input [9:0] iGreen; input [9:0] iBlue; output reg oRequest; // VGA Side output reg [9:0] oVGA_R; output reg [9:0] oVGA_G; output reg [9:0] oVGA_B; output reg oVGA_H_SYNC; output reg oVGA_V_SYNC; output reg oVGA_SYNC; output reg oVGA_BLANK; wire [9:0] mVGA_R; wire [9:0] mVGA_G; wire [9:0] mVGA_B; reg mVGA_H_SYNC; reg mVGA_V_SYNC; wire mVGA_SYNC; wire mVGA_BLANK; // Control Signal input iCLK; input iRST_N; input iZOOM_MODE_SW; // Internal Registers and Wires reg [12:0] H_Cont; reg [12:0] V_Cont; wire [12:0] v_mask; assign v_mask = 13'd0 ;//iZOOM_MODE_SW ? 13'd0 : 13'd26; //////////////////////////////////////////////////////// assign mVGA_BLANK = mVGA_H_SYNC & mVGA_V_SYNC; assign mVGA_SYNC = 1'b0; assign mVGA_R = ( H_Cont>=X_START && H_Cont<X_START+H_SYNC_ACT && V_Cont>=Y_START+v_mask && V_Cont<Y_START+V_SYNC_ACT ) ? iRed : 0; assign mVGA_G = ( H_Cont>=X_START && H_Cont<X_START+H_SYNC_ACT && V_Cont>=Y_START+v_mask && V_Cont<Y_START+V_SYNC_ACT ) ? iGreen : 0; assign mVGA_B = ( H_Cont>=X_START && H_Cont<X_START+H_SYNC_ACT && V_Cont>=Y_START+v_mask && V_Cont<Y_START+V_SYNC_ACT ) ? iBlue : 0; always@(posedge iCLK or negedge iRST_N) begin if (!iRST_N) begin oVGA_R <= 0; oVGA_G <= 0; oVGA_B <= 0; oVGA_BLANK <= 0; oVGA_SYNC <= 0; oVGA_H_SYNC <= 0; oVGA_V_SYNC <= 0; end else begin oVGA_R <= mVGA_R; oVGA_G <= mVGA_G; oVGA_B <= mVGA_B; oVGA_BLANK <= mVGA_BLANK; oVGA_SYNC <= mVGA_SYNC; oVGA_H_SYNC <= mVGA_H_SYNC; oVGA_V_SYNC <= mVGA_V_SYNC; end end // Pixel LUT Address Generator always@(posedge iCLK or negedge iRST_N) begin if(!iRST_N) oRequest <= 0; else begin if( H_Cont>=X_START-2 && H_Cont<X_START+H_SYNC_ACT-2 && V_Cont>=Y_START && V_Cont<Y_START+V_SYNC_ACT ) oRequest <= 1; else oRequest <= 0; end end // H_Sync Generator, Ref. 40 MHz Clock always@(posedge iCLK or negedge iRST_N) begin if(!iRST_N) begin H_Cont <= 0; mVGA_H_SYNC <= 0; end else begin // H_Sync Counter if( H_Cont < H_SYNC_TOTAL ) H_Cont <= H_Cont+1; else H_Cont <= 0; // H_Sync Generator if( H_Cont < H_SYNC_CYC ) mVGA_H_SYNC <= 0; else mVGA_H_SYNC <= 1; end end // V_Sync Generator, Ref. H_Sync always@(posedge iCLK or negedge iRST_N) begin if(!iRST_N) begin V_Cont <= 0; mVGA_V_SYNC <= 0; end else begin // When H_Sync Re-start if(H_Cont==0) begin // V_Sync Counter if( V_Cont < V_SYNC_TOTAL ) V_Cont <= V_Cont+1; else V_Cont <= 0; // V_Sync Generator if( V_Cont < V_SYNC_CYC ) mVGA_V_SYNC <= 0; else mVGA_V_SYNC <= 1; end end end endmodule Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Maverick_ 15 26 июня, 2013 Опубликовано 26 июня, 2013 · Жалоба привет!кто работал с макетом DE2-115 И камерой к нему TRDB-D5M?ПОДСКАЖИТЕ как исправить код программы, если изменить разрешение кадра на 1280*1024 т.е. 1,3MPixel, а было в примере 640*480.мне интересна любая информация и опыты с этим макетом. пользуйтесь тегами - легче читать. Вам необходимо поменять значения parameter Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
andrew_b 17 26 июня, 2013 Опубликовано 26 июня, 2013 · Жалоба пользуйтесь тегами - легче читать.Не допускайте оверквотинга -- легче читать. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 3 июля, 2013 Опубликовано 3 июля, 2013 · Жалоба 2 DASM А уже пробовали всё вместе слепить в кучу, чтобы поток гнался ? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться