V_G 11 22 апреля, 2012 Опубликовано 22 апреля, 2012 · Жалоба Если в скобках, можно просто не сохраняться. Можно восстановить из истории, ничего страшного, потом более внимательно повторить установку связей компонентов. Связи устанавливаются не по дезигнаторам, а по уникальным ID, их отдельно можно посмотреть в свойствах каждого компонента как на схеме, так и плате. А вот если уникальные ID не находятся, тогда предлагают установить связь по дезигнаторам. Но по-любому до установки и правки связей надо убрать ошибки компиляции проекта Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 23 апреля, 2012 Опубликовано 23 апреля, 2012 · Жалоба На картинке ниже отображены слои: Keep-out Top-silk Multi-layer как видно силкскрин одного из элементов вылез за пределы платы. Вопрос: Можноли сделать так чтобы силкскрин, выходящий за границы платы не отрисовывался? Речь не о выходных герберах, а об режиме разработки в частности 3Д - не хочется чтобы было отображение висящей в воздухе краски. Если прямой ответ на вопрос -"нет", то существуют ли некие обходные пути? Cпасибо Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
peshkoff 33 23 апреля, 2012 Опубликовано 23 апреля, 2012 · Жалоба если проблема только при отображении в 3Д, то можно на месте отредактировать Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 23 апреля, 2012 Опубликовано 23 апреля, 2012 · Жалоба если проблема только при отображении в 3Д, то можно на месте отредактировать я так понимаю имеется ввиду, подкорректировать силк на 2Д, но как? сделать декомпозицию компонента на отдельные примитивы? у меня не выделяются отдельные сегменты слоя силк данного компонента Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Psych 0 24 апреля, 2012 Опубликовано 24 апреля, 2012 · Жалоба Вообще-то силк это-то что рисуется на плате, а не проекция компонента, у вас же это 2d проекция реального разъема. Сам силк лучше пусть будет просто прямоугольник. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 24 апреля, 2012 Опубликовано 24 апреля, 2012 · Жалоба Вообще-то силк это-то что рисуется на плате, а не проекция компонента, у вас же это 2d проекция реального разъема. Сам силк лучше пусть будет просто прямоугольник. вообще-то силком может быть любое обозначение, по тем или иным причинам требующееся в проекте, и кто вам наврал по поводу square only? Но, на всякий случай, продемонстрирую тот же вопрос на той же плате, для "Сам силк лучше пусть будет просто прямоугольник" Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TOREX 0 24 апреля, 2012 Опубликовано 24 апреля, 2012 (изменено) · Жалоба я так понимаю имеется ввиду, подкорректировать силк на 2Д, но как? сделать декомпозицию компонента на отдельные примитивы? у меня не выделяются отдельные сегменты слоя силк данного компонента Сними эту галку: Изменено 24 апреля, 2012 пользователем TOREX Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 24 апреля, 2012 Опубликовано 24 апреля, 2012 · Жалоба Сними эту галку: +1 спасибо! Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
peshkoff 33 24 апреля, 2012 Опубликовано 24 апреля, 2012 · Жалоба у дифф пар есть правило min max и prefer gap. как их листать во время трассировки? все время prefer стоит.. <> не работают Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
antonatan 0 25 апреля, 2012 Опубликовано 25 апреля, 2012 (изменено) · Жалоба у дифф пар есть правило min max и prefer gap. как их листать во время трассировки? все время prefer стоит.. <> не работают В алтиум 9 я тоже не нашел как их листать во время трассировки, поетому я меняю значение в колона pref.gap с max и min, когда нужно gap min или max Изменено 25 апреля, 2012 пользователем antonatan Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
peshkoff 33 25 апреля, 2012 Опубликовано 25 апреля, 2012 · Жалоба да тоже приходится каждый раз залазить менять. Но это, по-моему, жесткач Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Stelvio 0 25 апреля, 2012 Опубликовано 25 апреля, 2012 · Жалоба Как отключить показ связей в Альтиуме? Нереально просто работать, в этой паутине. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 25 апреля, 2012 Опубликовано 25 апреля, 2012 · Жалоба Как отключить показ связей в Альтиуме? Нереально просто работать, в этой паутине. нажимаем последовательно N H A Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 93 28 апреля, 2012 Опубликовано 28 апреля, 2012 · Жалоба у дифф пар есть правило min max и prefer gap. как их листать во время трассировки? все время prefer стоит.. <> не работают Никак. :( Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vugluskr 0 28 апреля, 2012 Опубликовано 28 апреля, 2012 · Жалоба Имею 1) AD 10.972 2) SolidWorks 2010 3) плату разведенную в AD Делаю: 1) в AD PC "Save As -> *.step" 2) открываю в SolidWorks - красота все модели всех элементов на плате в порядке, но: не отображаются надписи Silk слоев при открытии модели step в SolidWorks - кто-нибудь сталкивался как решить? p.s. похоже альтиум чего-то недозаписывает в степ модель. 1) взял свои две платки, разведенные в альтиуме 2) обе кажда открывается в 3Д - отлично, и модели омпонентов вины и силки 3) сохраняю плату 1 в step 4) добавляю как 3Д модель в плату 2 (в 3д виде P,B ) и вижу что плата 1 отображается без сиков. Так что вопрос можно ограничить пока альтиумом - почему сохраняя степ модель платы передаются не все данные? pps есть вариант с использованием legacy3d но при этом слетают все модели компонентов на плате, превращаясь в простейшие фигуры, вместо step Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться