Перейти к содержанию
    

ну в принципе да, есть же увод сверла. поясок же делают.

в CES задал разные зазоры между VIA-PLANE и для PAD-PLANE. зазор всегда одинаковый, вне зависимости удалена ли КП с внутреннего слоя или нет. причем используется зазор VIA-PLANE. видимо за pad считается только площадки компонентов.

завтра позвоню в PCBTech, спрошу у них, что они думают по поводу удаления КП с внутренних слоев слоев платы, освободит ли это место под трассировку. по идее, из-за увода сверла это сильно увеличит вероятность брака. кажется, я в очередной раз облажался.

 

хотя по идее если это отверстие лазером делают... у меня 0,3мм. такое и сверлом по идее можно.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

ну в принципе да, есть же увод сверла. поясок же делают. запутался.

в CES задал разные зазоры между VIA-PLANE и для PAD-PLANE. зазор всегда одинаковый, вне зависимости удалена ли КП с внутреннего слоя или нет. причем используется зазор VIA-PLANE. видимо за pad считается только площадки компонентов.

завтра позвоню в PCBTech, спрошу у них, что они думают по поводу удаления КП с внутренних слоев слоев платы, освободит ли это место под трассировку. по идее, из-за увода сверла это сильно увеличит вероятность брака. кажется, я в очередной раз облажался.

 

VIA-PLANE - зазор между площадкой на via и plane

PAD-PLANE - зазор между площадкой на пине и plane

 

Если площадки удалены, то между отверстием и плейн.

 

По поводу восстановления площадок, можно попробовать функции из AATK. Там есть замена выбранных via на другие с галочкой не делать Push&Shave, т.е. трассы должны остаться на месте. post-512-1452613068_thumb.png

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

вот. значит ментор антипад не сохраняет при удалении КП с внутреннего слоя, хотя сверло может увести.

 

По поводу восстановления площадок, можно попробовать функции из AATK. Там есть замена выбранных via на другие с галочкой не делать Push&Shave, т.е. трассы должны остаться на месте.

качаю)

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

завтра позвоню в PCBTech, спрошу у них, что они думают по поводу удаления КП с внутренних слоев слоев платы, освободит ли это место под трассировку.

 

:biggrin: :biggrin: :biggrin: :biggrin: :biggrin:

 

А сами в реальном проекте не можете проверить?

 

по идее, из-за увода сверла это сильно увеличит вероятность брака. кажется, я в очередной раз облажался.

 

post-65887-1452614031_thumb.png

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

вот. значит ментор антипад не сохраняет при удалении КП с внутреннего слоя, хотя сверло может увести. надо позвонить на завод.

 

 

качаю)

 

Анти-пад используется только для негативного плейн. Для позитивного все является трассами, соответственно используется зазор между элементами цепи.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

:biggrin: :biggrin: :biggrin: :biggrin: :biggrin:

 

А сами в реальном проекте не можете проверить?

окей, удалять неиспользуемые пады - хорошо. завод-изготовитель сам обычно так делает, насколько мне известно.

чем меньше площадок в стеке, тем меньше дребезжит сверло? круто.

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

окей, удалять неиспользуемые пады - хорошо. завод-изготовитель сам обычно так делает, насколько мне известно.

 

Делает, да. Но можно(и часто- нужно)самому, для означенных целей - в т.ч для удобства разводки.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Делает, да. Но можно(и часто- нужно)самому, для означенных целей - в т.ч для удобства разводки.

так как это помогает разводке?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

О чем вы говорите,какой еще антипад?Замечательно можно выиграть место если убрать кп на неиспользуемых слоях.

 

Как раз наоборот, еще какой показатель.

У каждого свой опыт.

Немножко не в тему топика технологический вопрос поднят, тем не менее, грамотные вольные художники сэкономив десятку-две на паде с механическим сверлом рискуют получить ненадёжный столбик переходного. В худшем случае перебитую цепь.

Валяйте.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

У каждого свой опыт.

Немножко не в тему топика технологический вопрос поднят, тем не менее, грамотные вольные художники сэкономив десятку-две на паде с механическим сверлом рискуют получить ненадёжный столбик переходного. В худшем случае перебитую цепь.

Валяйте.

 

вопрос. если у меня на одном слое удалена КП. ментор теперь отсчитывает зазор от номинального металлизированного отверстия (уже без КП на этом слое) до проводника/полигона. т.е. я могу проложить проводник по моим правилам в CES в 0,1 мм от края номинального отверстия. реальное отверстие может оказаться и ближе к проводнику и дальше от него. вот что меня смущает.

 

как бы формально места для разводки больше. а по технологии увеличивается вероятность брака.

 

ps прощения прошу у админов, можно перенести вопрос в другую тему, очень интересно стало. просто я все это спрашиваю с привязкой к инструменту, Expedition PCB. одновременно всплывают вопросы по технологии и по реализации в иструменте. и большой вопрос, не будет ли дублирования, если я распылюсь в две темы на разных форумах. как ни крути, все взаимосвязано. но если я не прав, сделаю, как скажете. еще раз прощения.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Немножко не в тему топика технологический вопрос поднят, тем не менее, грамотные вольные художники сэкономив десятку-две на паде с механическим сверлом рискуют получить ненадёжный столбик переходного. В худшем случае перебитую цепь.

 

Насколько можно судить на картинку приложенную вы не посмотрели - однако перед тем как писать несусветный бред, лучше уж ознакомиться. Счистите так сказать гуру- налет, а там глядишь и не будете в такой хамоватой форме в стиле малолетнего школьника отвечать :laughing: Жалко выглядит.

 

так как это помогает разводке?

 

Т.е вы не в состоянии самостоятельно проверить?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Т.е вы не в состоянии самостоятельно проверить?

ну я же говорю, формально под BGA 1mm и VIA 0.6/0.3mm можно теперь проложить на внутренних слоях не один, а два проводника толщиной по 0.1mm

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

ну я же говорю, формально под BGA 1mm и VIA 0.6/0.3mm можно теперь проложить на внутренних слоях не один, а два проводника с зазорами 0,1 мм.

 

Прошу прощения, но я не уловил переход- где тут ширина проводника и что значит "формально"?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Насколько можно судить на картинку приложенную вы не посмотрели - однако перед тем как писать несусветный бред, лучше уж ознакомиться. Счистите так сказать гуру- налет, а там глядишь и не будете в такой хамоватой форме в стиле малолетнего школьника отвечать :laughing: Жалко выглядит

=) простите великодушно.

С картинками ознакомился ранее, на гуру не претендую.

я не говорил, что так никто не делает, я говорил что к таким вещам надо подходить предельно аккуратно, но вам виднее, где хамство, а где просто поделиться впечатлением ))). на эту тему поломано много копьев, на этом форуме в том числе.

 

З.ы. жалко выглядит когда оппонент использует слово "бред".

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Прошу прощения, но я не уловил переход- где тут ширина проводника и что значит "формально"?

толщину проводника добавил. "формально" - термин, который я использую, потому что до сих пор не уверен можно ли так делать, оставлять 0,1мм между проводником и номинальным отверстием, ведь реальное будет смещено.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Гость
Эта тема закрыта для публикации ответов.
×
×
  • Создать...