dmitry-tomsk 0 31 июля, 2012 Опубликовано 31 июля, 2012 · Жалоба Нормально если отступ заливки от сигнальных линий DDR3 = 0.5mm? Заливка меняет волновое, измените в hyperlynx тип слоя на plane и смотрите как меняется волновое. На внутренних слоях зазор должен быть больше. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 31 июля, 2012 Опубликовано 31 июля, 2012 · Жалоба Нет разницы, внешний слой или внутренний. Влияет и там и там. Вопрос в зазорах до заливки. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
gia1965 0 1 ноября, 2012 Опубликовано 1 ноября, 2012 · Жалоба Математически получется, что если одиночное сопротивление проводника в паре около 40 Ом, а пара тесно связанная (расстояние между проводниками прмерно равно ширине проводника), то дифференциальное сопротивление не будет выше 80 Ом. Наоборот. Если они сильно связяны между собой , то диф. сопротивление будет меньше 80 Ом. Если слабо ,то ближе к 80 Ом. Связь зависит также от толщины проводника . Чем толще-ием больше. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Muxamor 0 25 июля, 2013 Опубликовано 25 июля, 2013 · Жалоба Подскажите пожалуйста в каких пределах нужно выравнять шину address/command относительно клока для DDR3? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vicnic 0 25 июля, 2013 Опубликовано 25 июля, 2013 · Жалоба Наоборот. Если они сильно связяны между собой , то диф. сопротивление будет меньше 80 Ом. Если слабо ,то ближе к 80 Ом. Связь зависит также от толщины проводника . Чем толще-ием больше. У меня написано "не будет выше". Сильно связаны - маленький зазор, слабо связаны - большой зазор. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FES13 0 11 февраля, 2014 Опубликовано 11 февраля, 2014 · Жалоба всем доброго времени суток! подскажите пожалуйста нужно ли при разводке ddr3 выравнивать отрезки линий от последней микросхемы памяти до её терминаторов? что-то мне подсказывает, что это было бы логично, но отсутствие опыта вынуждает поинтересоваться у более опытных. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
agregat 0 11 февраля, 2014 Опубликовано 11 февраля, 2014 · Жалоба всем доброго времени суток! подскажите пожалуйста нужно ли при разводке ddr3 выравнивать отрезки линий от последней микросхемы памяти до её терминаторов? что-то мне подсказывает, что это было бы логично, но отсутствие опыта вынуждает поинтересоваться у более опытных. На сайте Jedec есть референс дизайны разводки модулей DDR3, причем довольно много. Можно скачать и подсмотреть. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FES13 0 11 февраля, 2014 Опубликовано 11 февраля, 2014 · Жалоба На сайте Jedec есть референс дизайны разводки модулей DDR3, причем довольно много. Можно скачать и подсмотреть. да вот лежат у меня несколько RDK, про выравнивание тут особо никто не думал судя по герберам, да и клиренсы между группами не выдерживали, хотя сами же учили в доках что так делать нельзя (это я о TI) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 11 февраля, 2014 Опубликовано 11 февраля, 2014 · Жалоба Не нужно там выравнивать. Только какое-то ограничение на максимальную длину от последнего приемника до терминатора есть, не помню точно какое... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FES13 0 11 февраля, 2014 Опубликовано 11 февраля, 2014 (изменено) · Жалоба Не нужно там выравнивать. Только какое-то ограничение на максимальную длину от последнего приемника до терминатора есть, не помню точно какое... 500mils ограничение но судя по RDK они и его не соблюдали по некоторым линиям ps: вопрос снят, JEDEC рулит) Изменено 11 февраля, 2014 пользователем FES13 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
КонстантинТ 0 11 февраля, 2014 Опубликовано 11 февраля, 2014 · Жалоба 500mils ограничение но судя по RDK они и его не соблюдали по некоторым линиям ps: вопрос снят, JEDEC рулит) Кстати, многие рефернсные дизайны очень часто отступают от скрупулезных требований JEDEC. И ничего, работают. Поэтому, желательно запрашивать и у производителя чипа требования для дизайна DDR3. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FES13 0 14 февраля, 2014 Опубликовано 14 февраля, 2014 · Жалоба Не нужно там выравнивать. Только какое-то ограничение на максимальную длину от последнего приемника до терминатора есть, не помню точно какое... у меня к вам вопрос по выравниванию в целом, вы выравнивали геометрические длины проводников интерфейса памяти, или добивались симуляцией годного результата и выравнивали исходя из времени распространения сигнала? запускали ли вы память на частотах 800MHZ+ ? вопрос связан в связи с освоением PADS и HyperLynx. PADS Layout позволяет посмотреть время задержки сигнала в проводнике, только вот почему-то на изменение расстояния от этого проводника до опорного слоя он не реагирует, я конечно не исключаю что возможно я что-то не так настраиваю, но всё же хочется понять весь этот механизм и добиться рабочей разводки на 800MHZ с минимальными затратами на производство не рабочих образцов плат Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 14 февраля, 2014 Опубликовано 14 февраля, 2014 · Жалоба Я выравнивал задержки, не длины. Максимальная скорость в нашем дизайне была DDR3-2133, правда только в одном такая была нужна, остальные медленнее. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FES13 0 14 февраля, 2014 Опубликовано 14 февраля, 2014 · Жалоба Я выравнивал задержки, не длины. Максимальная скорость в нашем дизайне была DDR3-2133, правда только в одном такая была нужна, остальные медленнее. поделитесь опытом, в каком сапре разводите вы, и как там реализован подсчёт задержек в процессе разводки Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 14 февраля, 2014 Опубликовано 14 февраля, 2014 · Жалоба Cadence Allegro. Как реализован - не знаю. Я задаю констрейн максимального разброса длин/задержек для отрезков, софт его онлайн контролирует. Есть еще детали - учитывать или нет длины переходных, подсвечивать цепи с временными констрейнами(короткие/норма/длинные) или нет - но это уже фичеры. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться