Перейти к содержанию
    

lvitaly

Свой
  • Постов

    160
  • Зарегистрирован

  • Посещение

Весь контент lvitaly


  1. Ссылок вроде нет (мне неизвестны). Драфт даташита прислали из Атмела приятели с соответствующей просьбой. Этот камень официально объявлен только в roadmap у дилеров (записан на следующий год). Там объявлено еще несколько интересных вещей. Сам roadmap могу выложить. На мой взгляд самое интересное в нем - будет семейство SAM11760 (ARM1176JZF-S). Если кому надо - я могу этот драфт сюда выложить, однако сразу говорю - в нем еще изменений будет много (за это время мне прислали две его новых редакции), жестко ориентироваться на него наверное рановато.
  2. AT91SAM9260A - pin-to-pin AT91SAM9260, 400 MHz

    Промелькнули данные о новом чипе от Atmel Однако в TQFP208 его похоже не будет The AT91SAM9260A is an enhancement of the AT91SAM9260 with the same peripheral features. It is pin-to-pin compatible. Speed is increased to reach 400 MHz on the ARM core and 133 MHz on the system bus and EBI. Features • Incorporates the ARM926EJ-S™ ARM® Thumb® Processor – DSP Instruction Extensions, ARM Jazelle® Technology for Java® Acceleration – 32-KByte Data Cache, 32-KByte Instruction Cache, Write Buffer – CPU Frequency 400 MHz – Memory Management Unit – EmbeddedICE™, Debug Communication Channel Support • Additional Embedded Memories – One 64-KByte Internal ROM, Single-cycle Access at Maximum Matrix Speed – Two 16-KByte Internal SRAM, Single-cycle Access at Maximum Matrix Speed • External Bus Interface (EBI) – Supports SDRAM, Static Memory, ECC-enabled NAND Flash and CompactFlash® • USB 2.0 Full Speed (12 Mbits per second) Device Port – On-chip Transceiver, 2,432-byte Configurable Integrated DPRAM • USB 2.0 Full Speed (12 Mbits per second) Host Single Port in the 208-lead PQFP Package and Double Port in 217-ball LFBGA Package – Single or Dual On-chip Transceivers – Integrated FIFOs and Dedicated DMA Channels • Ethernet MAC 10/100 Base T – Media Independent Interface or Reduced Media Independent Interface – 128-byte FIFOs and Dedicated DMA Channels for Receive and Transmit • Image Sensor Interface – ITU-R BT. 601/656 External Interface, Programmable Frame Capture Rate – 12-bit Data Interface for Support of High Sensibility Sensors – SAV and EAV Synchronization, Preview Path with Scaler, YCbCr Format • Bus Matrix – Six 32-bit-layer Matrix – Boot Mode Select Option, Remap Command • Fully-featured System Controller, including – Reset Controller, Shutdown Controller – Four 32-bit Battery Backup Registers for a Total of 16 Bytes – Clock Generator and Power Management Controller – Advanced Interrupt Controller and Debug Unit – Periodic Interval Timer, Watchdog Timer and Real-time Timer • Reset Controller (RSTC) – Based on a Power-on Reset Cell, Reset Source Identification and Reset Output Control • Clock Generator (CKGR) – Selectable 32,768 Hz Low-power Oscillator or Internal Low Power RC Oscillator on Battery Backup Power Supply, Providing a Permanent Slow Clock – 3 to 20 MHz On-chip Oscillator, One up to 240 MHz PLL and One up to 130 MHz PLL • Power Management Controller (PMC) – Very Slow Clock Operating Mode, Software Programmable Power Optimization Capabilities – Two Programmable External Clock Signals • Advanced Interrupt Controller (AIC) – Individually Maskable, Eight-level Priority, Vectored Interrupt Sources – Three External Interrupt Sources and One Fast Interrupt Source, Spurious Interrupt Protected • Debug Unit (DBGU) – 2-wire UART and Support for Debug Communication Channel, Programmable ICE Access Prevention • Periodic Interval Timer (PIT) – 20-bit Interval Timer plus 12-bit Interval Counter • Watchdog Timer (WDT) – Key-protected, Programmable Only Once, Windowed 16-bit Counter Running at Slow Clock • Real-time Timer (RTT) – 32-bit Free-running Backup Counter Running at Slow Clock with 16-bit Prescaler • One 4-channel 10-bit Analog-to-Digital Converter • Three 32-bit Parallel Input/Output Controllers (PIOA, PIOB, PIOC) – 96 Programmable I/O Lines Multiplexed with up to Two Peripheral I/Os – Input Change Interrupt Capability on Each I/O Line – Individually Programmable Open-drain, Pull-up Resistor and Synchronous Output – High-current Drive I/O Lines, Up to 16 mA Each – All I/O Lines are Schmitt Trigger Inputs • Peripheral DMA Controller Channels (PDC) • One Two-slot MultiMedia Card Interface (MCI) – SDCard/SDIO and MultiMediaCard™ Compliant – Automatic Protocol Control and Fast Automatic Data Transfers with PDC • One Synchronous Serial Controller (SSC) – Independent Clock and Frame Sync Signals for Each Receiver and Transmitter – I²S Analog Interface Support, Time Division Multiplex Support – High-speed Continuous Data Stream Capabilities with 32-bit Data Transfer • Four Universal Synchronous/Asynchronous Receiver Transmitters (USART) – Individual Baud Rate Generator, IrDA® Infrared Modulation/Demodulation, Manchester Encoding/Decoding – Support for ISO7816 T0/T1 Smart Card, Hardware Handshaking, RS485 Support – Full Modem Signal Control on USART0 • Two 2-wire UARTs • Two Master/Slave Serial Peripheral Interfaces (SPI) – 8- to 16-bit Programmable Data Length, Four External Peripheral Chip Selects – Synchronous Communications • Two Three-channel 16-bit Timer/Counters (TC) – Three External Clock Inputs, Two Multi-purpose I/O Pins per Channel – Double PWM Generation, Capture/Waveform Mode, Up/Down Capability – High-Drive Capability on Outputs TIOA0, TIOA1, TIOA2 • One Two-wire Interface (TWI) – Master, Multi-master and Slave Mode Operation – General Call Supported in Slave Mode • IEEE® 1149.1 JTAG Boundary Scan on All Digital Pins • Required Power Supplies – 0.9V to 1.1V for VDDBU, VDDCORE, VDDPLL – 1.65 to 3.6V for VDDOSC – 1.65V to 3.6V for VDDIOP (Peripheral I/Os) (TBC) – 3.0V to 3.6V VDDANA (Analog-to-digital Converter) – Programmable 1.65V to 1.95V or 3.0V to 3.6V for VDDIOM (Memory I/Os) • Available in a 217-ball and a 247-ball LFBGA RoHS-compliant Package
  3. Так ведь, если я не ошибаюсь, ftp лежит и неизвестно, когда поднимется Можно к сообщению прикрепить или залить на какую-нибудь рапидшару
  4. Дело в том, что не очень и сделаешь на PPC или SH или на всем из перечисленного ряда то, что можно сделать на IXP2XXX. В смысле - совсем не сделаешь. Все-таки я думаю, что IOP и IXP интел вряд ли продаст. Эти девайсы пользуются устойчивым спросом, для них ннтелом написана гора специализированной математики (даже свои компиляторы для NPE и MicroEngines), это совсем другой рынок, нежели обычные XScale. Кроме того на эти камни (на IXP2xxx) заточена еще куча интеловских сетеых чипов (фреймеры, MAC и т.п.). Вряд ли все это интел будет кому-то продавать. А насчет обычных XScale - его шаг совершенно правильный.
  5. Кстати, почему сказано, что XScale остается только в сетевых процессорах IXP4xx ? Что, были данные, что сетевые процессоры IXP2xxx тоже проданы? Как-то слабо верится, но если есть хоть какая-то информация на эту тему - просьба дать ссылочку.
  6. Atmel AT91SAM9263

    upload/MCs/ARM/sam9263.rar
  7. Atmel AT91SAM9263

    Остался, он обслуживает всю периферию, которая живет на APB-шине, как и в 9262 Ethernet там тоже есть
  8. Atmel AT91SAM9263

    Processor Clock, PCK up to 200Mhz - 220 MIPS at 200 MHz (1.1 Mips/Mhz) Master Clock , MCK up to 100Mhz 80 Kbytes of FAST Internal SRAM - Single access at MCK speed - Supports ARM926 TCM interfaces 16 Kbytes of FAST Internal SRAM - Single access at MCK speed 128 Kbytes of Internal ROM - Dedicated Boot code: SAM Boot - Single access at MCK speed 32-bit SDRAM Memory support 16-bit Static Memory, NAND Flash, Compact BGA-324 package 16-KByte Data Cache, 16-KByte Instruction Cache ARM V5TEJ architecture ARM Jazelle : Java byte code acceleration achieved by hardware DSP enhancement: - Multiply instructions using a single-cycle 32*16 implementation - Multiply or Multiply Accumulate (MAC) instructions - Pipeline allows one multiply to start each cycle Memory Management Unit (MMU) Tightly-Coupled Memory (TCM): - Separate interface for Instruction and Data - Single access at Processor Speed JTAG ICE support Dual External Bus Interface (EBI0 and EBI1) frequency: up to 100Mhz Mobile SDRAM support through the embedded SDRAM Controller - Deep Power Down Mode support - Partial array self-refresh and others Mobile SDRAM features 8-bit, 16-bit NAND Flash support through NAND Flash glue-logic Compact Flash support through Compact Flash glue-logic (EBI1 only) - Compact Flash access on SMC NCS4 and/or NCS5 - True IDE mode allows HDD devices access 2D Graphics Accelerator - Line Draw, Block Transfer, Polygon fill, Clipping, Commands Queing LCD Controller - Supports Passive or Active Displays - Up to 24-bit per pixel in TFT Mode, Up to 16-bit per pixel in STN color Mode - Up to 16M Colors in TFT Mode, Resolution up to 2048x2048, supports wider screen buffers - Virtual screen support Image Sensor Interface - ITU-R BT. 601/656 External Interface, programmable frame capture rate - 12-bit data interface for support of highly sensitive sensors - SAV and EAV synchronization, preview path with scaler, YCbCr format One AC97 Controller (AC97C) - 6-channels Single AC97 Analog Front end Interface, Slot Assigner One Part 2.0A and Part 2.0B compliant CAN Controller - 16 fully-programmable Message Object Mailboxes, 16-bit time stamp counter One Four-channel 16-bit PWM Controller (PWMC) 2-ch DMA controller - Single or Multi-block transfers - Block chaining using linked list - Auto-reloading - Hardware handshaking Engineering samples : Sept'06 Production : 1Q07 Summary Datasheet : July'06 Full Datasheet : July'06 Development board : Oct'06
  9. Из датафлэши загрузка намного быстрее, поэтому вполне возможно хранить в ней как первичный загрузчик, так и софт, который грузится далее. А если есть NAND, то основной софт можно хранить в ней. В этом случае медленность I2C уже не сыграет роли. Хотя всяких средств для загрузки DataFlash через встроенные сервисы встречается много, а вот для I2C - лично я не встречал. Лично я не вижу внятной причины ставить именно I2C EEPROM. Зачем Вам именно I2C ? Почему не поставить маленькую DF ? Figure 11-7 - подключение NAND к CPU. Все работает. Применял как 1 или 2 16-битных, так и одну 32-битную - не было никаких вопросов. Видно кто что достал или было под рукой - то и применяют. Мне показалось, что две 16-битные микросхемы развести чуть проще, чем 1 32-битную.
  10. Регулярно покупаю разъемы для SD в малых количествах на DigiKey. По-моему - самый лучший вариант именно для таких целей
  11. О ML69Q6203: Я с ним уже несколько месяцев ковыряюсь. Все более или менее, но USB 2.0 на high speed поглюкивает. У меня уже третья итерация этих камней - первая очень серьезно не любила, когда по USB в режиме high speed летит группа 0xFF. Вторая была ужасно критична к питанию, вот сейчас пришла третья ревизия силикона - вроде ничего, но все равно где-то подглюкивает. erratы еще нету на нее. Плату делал, размещая переходы в площадках BGA, и забивая их потом металлом. Иначе без microvia не обойтись. А вообще по-моему чип жестоко ориентирован на что-то типа MP3-player с винтом и т.п. В обычной жизни применять никакого смысла (imho)
  12. to _basile: Да, это ISP1561. Ошибся при написании письма.
  13. Сейчас работаю USB-флэшками через встроенный хост AT91RM9200 (OHCI). Не linux, голенькая задача, писанная на C. Медленноват у него хост, но работает нормально. А ногами махать imho замаетесь, да и к тому же у 2148 медленные i/o. Лучше все-таки взять какой-то host-контроллер. На мой взгляд 811-й - не фонтан, лучше посмотреть в сторону например Philips. Лично я пробовал ISP1581 - все ОК. Тоже хочу попробовать новые атмелы - сказали, что образцы будут не раньше, чем через полгода (это о тех, что с OTG - 647/1287). А те, что только с device (1286) уже есть сейчас (и едут ко мне).
  14. Рановато Вы восхваляете алгоритм, основанный на эллиптических кривых. Этот алгоритм еще не выдержал проверку временем, в отношении такого класса алгоритмов пока не проведено такого количества исследований, как на основе дискретного логарифмирования, к примеру. Косвенным подтверждением этого факта может служить то, что никто не бросился резко переходить с алгоритма DSA на алгоритм ECDSA. Причины же смены стандарта (перехода на эллиптику) у нас в России лежат не в математической плоскости, поверьте. Понаблюдайте за PKCS#13. Когда он появится в более или менее стабильной редакции - мне кажется, что можно думать о эллиптике более практично. Однако мы перемещаемся в зону offtop, поэтому если есть интерес продолжать дискуссию - просьба перейти в PM. С уважением, lvitaly
  15. ГОСТ28147-89 не имеет отношения к эллиптическим кривым. Это симметричный алгоритм шифрования, сделанный на основе сетей Файстеля. На сегодня нет явных доказательств того, что схема шифрования ГОСТ сильнее схемы шифрования DES (я не о длине ключа, а собственно о криптосхеме). Криптосхемы DES и ГОСТ весьма похожи. Нет открытых данных о влиянии содержимого узлов замены ГОСТ на его криптостойкость. Может с какими-то узлами замены ГОСТ сильнее, а с какими-то - слабее. У ГОСТ вместо битовой перестановки применен циклический сдвиг - это явно слабее. Но раундов больше - это сильнее. В режиме TripleDes DES по прежнему считается достаточно стойким. Может быть Вы путаете ГОСТ28147-89 с ГОСТ Р 34.10-2001 (алгоритм ЭЦП на основе эллиптических кривых)? С уважением, lvitaly
  16. Я жду того же :) Судя по тому, что на DigiKey эти чипы еще в наличии не появились - вряд ли сегодня это возможно. Но думаю, что ждать осталось недолго (ATMEGA2561 уже появились).
  17. Насколько мне известно, данный камень принадлежит к славному семейству I/O процессоров.
  18. Залил upload/doc/at91sam9262.pdf Чип приличный, трудно придумать - чего в нем нет Однако BGA 0.5 мм, но 4 ряда Features •Incorporates the ARM926EJ-S™ ARM® Thumb® Processor –DSP Instruction Extensions, ARM Jazelle® Technology for Java™ Acceleration –16 Kbyte Data Cache, 16 Kbyte Instruction Cache, Write Buffer –200MIPS at 180MHz –Memory Management Unit –EmbeddedICE™ In-circuit Emulation, Debug Communication Channel Support –Mid-level Implementation Embedded Trace Macrocell™ •Additional Embedded Memories –One 128 Kbyte Internal ROM, Single-cycle Access at Maximum Matrix Speed –One 80 Kbyte Internal SRAM, Single-cycle Access at Maximum Processor or Matrix Speed –Two 8 Kbyte Internal SRAM, Single-cycle Access at Maximum Matrix Speed •Dual External Bus Interface (EBI0 and EBI1) –EBI0 Supports SDRAM, Static Memory, ECC-enabled NAND Flash/SmartMedia™ and CompactFlash™ –EBI1 Supports SDRAM Static Memory and ECC Enabled NAND Flash SmartMedia •GPS Engine –14-channel, High Sensitivity, High Accuracy, Fast Acquisition –WAAS Enabled, DGPS, RTCM104 Enabled, NMEA Data Format •LCD Controller –Supports Passive or Active Displays –Up to 24 Bits per Pixel in TFT Mode, Up to 16 Bits per Pixel in TFT Mode –Up to 16M Colors in TFT Mode, Resolution up to 2048x2048, Supports Wider Screen Buffers •2D Graphics Accelerator –Line Draw, Block Transfer, Polygon Fill, Clipping, Commands Queuing •Image Sensor Interface –ITU-R BT. 601/656 External Interface, Programmable Frame Capture Rate –12-bit Data Interface for Support of High Sensibility Sensors –SAV and EAV Synchronization, Preview Path with Scaler, YCbCr Format •USB 2.0 Full Speed (12 Mbits per second) Host Double Port –Dual On-chip Transceivers –Integrated FIFOs and Dedicated DMA Channels •USB 2.0 Full Speed (12 Mbits per second) Device Port –On-chip Transceiver, 2 Kbyte Configurable Integrated FIFOs •USB OTG –Complies with the On-the-Go Supplement to the USB 2.0 Specification, Revision 1.0 –Complies with the OTG Transceiver Interface Specification, Revision 0.75a •Ethernet MAC 10/100 Base T –Media Independent Interface or Reduced Media Independent Interface –28-byte FIFOs and Dedicated DMA Channels for Receive and Transmit •Bus Matrix –Nine 32-bit-layer Matrix, Allowing a Total of 28.8Gbps of On-chip Bus Bandwidth –Boot Mode Select Option, Remap Command •Fully-featured System Controller, including –Reset Controller, Shut Down Controller –Twenty 32-bit Battery Backup Registers for a Total of 80 Bytes –Clock Generator and Power Management Controller –Advanced Interrupt Controller and Debug Unit –Periodic Interval Timer, Watchdog Timer and Double Real-Time Timer •Reset Controller (RSTC) –Based on Two Power-on Reset Cells, Reset Source Identification and Reset Output Control •Shut Down Controller (SHDC) –Programmable Shutdown Pin Control and Wake-up Circuitry •Clock Generator (CKGR) –32768Hz Low-power Oscillator on Battery Backup Power Supply, Providing a Permanent Slow Clock –3 to 20 MHz On-chip Oscillator and Two up to 240 MHz PLLs •Power Management Controller (PMC) –Very Slow Clock Operating Mode, Software Programmable Power Optimization Capabilities –Four Programmable External Clock Signals •Advanced Interrupt Controller (AIC) –Individually Maskable, Eight-level Priority, Vectored Interrupt Sources –Two External Interrupt Sources and One Fast Interrupt Source, Spurious Interrupt Protected •Debug Unit (DBGU) –2-wire UART and Support for Debug Communication Channel, Programmable ICE Access Prevention •Periodic Interval Timer (PIT) –20-bit interval Timer plus 12-bit interval Counter •Watchdog Timer (WDT) –Key-protected, Programmable Only Once, Windowed 16-bit Counter Running at Slow Clock •Two Real-Time Timer (RTT) –32-bit Free-running Backup Counter Running at Slow Clock with 16-bit Prescaler •Five 32-bit Parallel Input/Output Controllers (PIOA, PIOB, PIOC, PIOD and PIOE) –160 Programmable I/O Lines Multiplexed with up to Two Peripheral I/Os –Input Change Interrupt Capability on Each I/O Line –Individually Programmable Open-drain, Pull-up Resistor and Synchronous Output •Twenty Peripheral DMA Controller Channels (PDC) •One Advanced Encryption System (AES) –128-bit Key Algorithm, Compliant with FIPS PUB 197 Specifications –Buffer Encryption/decryption Capabilities with PDC •One Part 2.0A and Part 2.0B Compliant CAN Controller –16 Fully-programmable Message Object Mailboxes, 16-bit Time Stamp Counter •Two Multimedia Card Interface (MCI) –SDCard/SDIO and MultiMedia Card Compliant –Automatic Protocol Control and Fast Automatic Data Transfers with PDC –Two SDCard Slots for Each Controller •Two Synchronous Serial Controllers (SSC) –Independent Clock and Frame Sync Signals for Each Receiver and Transmitter –I²S Analog Interface Support, Time Division Multiplex Support –High-speed Continuous Data Stream Capabilities with 32-bit Data Transfer •One AC97 Controller (AC97C) –6-channel Single AC97 Analog Front-end Interface, Slot Assigner •Three Universal Synchronous/Asynchronous Receiver Transmitters (USART) –Individual Baud Rate Generator, IrDA Infrared Modulation/Demodulation, Manchester Encoding/Decoding –Support for ISO7816 T0/T1 Smart Card, Hardware Handshaking, RS485 Support •Two Master/Slave Serial Peripheral Interface (SPI) –8- to 16-bit Programmable Data Length, Four External Peripheral Chip Selects –Synchronous Communications at up to 90Mbits/sec •One Three-channel 16-bit Timer/Counters (TC) –Three External Clock Inputs, Two Multi-purpose I/O Pins per Channel –Double PWM Generation, Capture/Waveform Mode, Up/Down Capability •One Four-channel 16-bit PWM Controller (PWMC) •One Two-wire Interface (TWI) –Master Mode Support, All Two-wire Atmel EEPROM’s Supported •IEEE 1149.1 JTAG Boundary Scan on All Digital Pins •Required Power Supplies: –1.08V to 1.32V for VDDCORE and VDDBU –3.0V to 3.6V for VDDOSC, VDDPLL and VDDIOP0 (Peripheral I/Os) –1.65V to 3.6V for VDDIOP1 (Peripheral I/Os) and for VDDIOM0/VDDIOM1 (Memory I/Os) •Available in a 320-ball LFBGA Package
  19. uC/OS-II

    Она там уже есть
  20. А кто ARM знает?

    Учтите, что если будете покупать, как частное лицо из России - то Digikey не поставит Вам SHARP ARM (как и любой другой ARM). У них действуют какие-то ужасные ограничения на этот счет. Я лично пробовал покупать на Digikey LH79520 и даже AT91SAM7S64 (когда его еще здесь ни у кого не было) - говорят, что не можем, мол, поставить эти компоненты из-за экспортных ограничений. Я даже вступил по этому поводу в переписку с начальством из DigiKey - так обосновали все четко. Это было в феврале этого года.
  21. А как обстоит дело с многослойками? Удалось реанимировать срочное производство?
  22. Скажите, а у Вас плата уже готова к изготовлению? Или это просто пристрелка к возможному изготовителю? И еще - Вы будете делать десяток для личных нужд (скажем для собственного коллектива программистов) или потом планируете делать более крупно? Если второе - то зачем экономить 200$ (потом включите в цену и отобьете)? А если первое - то тем более (программисты уже сейчас бы приступили к работе). Я бы на Вашем месте отнес бы в PCB Tech. Я с ними работал, они делают все правильно. Не сочтите за рекламу, сегодня я пользуюсь услугами другой подобной фирмы (не по причине каких-то геморроев с PCB Tech). Тем самым Вы действительно избавите себя от множества всяких мелочей, о которых Вы можете сейчас даже не подозревать, да и по ходу может появиться масса всего нового и приятного (типа небольших изменений в таможенном кодексе, выборочных проверок грузов для частных лиц и т.п.). Самому возиться с челноками и т.д. - неужели у Вас есть на это время??? И неужели это время стоит 200$? Вы бы за это время глядишь уже что-то новое бы разработали...
  23. По-моему он (китаец) не сможет повлиять на стоимость пересылки, которая может висеть в отдельной накладной, которую приклеила почтовая компания. И, кстати, стоимость пересылки не включается в таможенную стоимость. Я очень часто получаю всякое, в том числе и платы из-за границы - еще ни разу не попадал на то, чтобы кто-то придрался насчет стоимости пересылки. Пользуюсь в основном Fedex
  24. Какое было бы счастье, если бы таможня просто взяла бы 25% и все. Думаю, что потраченные нервы будут стоить много дороже. Но вот если изготовители согласятся приложить invoice, в котором плата будет стоить до 100$ - то никакой таможни не будет, а принесут прямо по адресу без всяких вопросов.
  25. Тут дело такое. Вы реально читали всю карту и это - средняя скорость или читали один сектор, и это - скорость чтения внутри одного сектора? Я Вас уверяю - эти величины могут очень сильно (в десятки раз) отличаться :) Скорость чтения может очень зависеть от того, как карта поддерживает команды multiple read blocks, да и как это поддерживает контроллер. Я Вас могу уверить - если Вы не используете и не поддерживаете команды multiple read blocks - Вы не сможете получить такую скорость на среднестатистической карте, ни в однобитном, ни в четырехбитном режиме. Такое может получиться только на очень скоростных картах, да и то сомнительно.
×
×
  • Создать...