-
Постов
120 -
Зарегистрирован
-
Посещение
Сообщения, опубликованные Alexander.Karas
-
-
подскажите кто производитель или где искать?
производитель Oracle, где взять - без понятия.... помсиотрите =самизнаетегде=, может и есть ;)
-
Ничего не понимаю.
- запускаем PCAD-2004 pcb.exe
- открываем свой проект
- File->Save As - снизу есть выбор формата - выбираем ASCII - сохраняем проект в ASCII
- запускаем HL 7.x
- File->Translate PCB to BoardSim Board - выбираем тип Accel EDA files
- транслируем
- модели компонентов можно подключить через ref файл
проснитесь, и читайте внимательно топик. HyperLynx Thermal, он же в прошлом - BetaSoft
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
Pcad 2006-ой. Всё бы ничего, но HL thermal предлагает только 2 варианта импорта: IDF interface и Power % Th resist. Для IDF ему нужны файлы: emn и emp. Сегодня весь промучался, как pcb переконвертить в IDF, но безрезультатно.могут быть расширения .brd и .lib - это тот же IDF
Если PCAD не имеет возможности вытащить из проекта IDF - перегоните в любой удобный для Вас САПР, и оттуда вытащите IDF.
-
А возможно ли настроить в констстрейнах или в свойствах чтобы вся определенная цепь была без маски?
Ну еще можно ли параметрически задать удаление маски с определенной дорожки(например с зазором от края дорожки, или с зазором между контактной площадкой и началом удаления)?
думаю что нет. Это весьма специфическая задача, такие с САПРы не включают как правило.
Для решения такой задачи - после разводки платы: посередине этой дорожкт проведите линию Draw Object и задайте ей из выпадающео меню SolderMask{layer}
Потом этой линии присвоите определённую ширину, чем и добьётесь нужного клиренса по всей длине трассы.
-
попробуйте AutoView
постоянно доя простотров неизвестных мне форматов пользуюсь, так же как и для тех, чеё САПР не установлен
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
Нужно перегнать проект из Expedition EE2007.8 в PADS Layout 9.0.2 с помощью утилиты PEX2005.
Ранее, при трансляции из Expedition ЕЕ2005 никаких проблем не возникало. т.к. генерился комплект из семи незашифрованных .hkp файлов, они прекрасно конвертировались в PADS
А в EE2007 генерится только 5 файлов (не генерятся NetClass.hkp и NetProps.hkp), т.е. транслятор PEX2005 ругается на недостаток файлов.
Думал, из CES'а эти файлы можно выковырять - не получилось.
Есть идеи, как "добыть" эти два файла из EE2007.8?
PS: открыть проект в EE2005 и сгенерить ASCII можно, но они потом некорректно конвертируются через PEX в PADS Layout, т.к. EE2005 не видит CES от EE2007.8.
:1111493779:
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
PCB-файл - понятие очееень растяжиое. Т.е. если топикстартер имелл вииду какой-то САПР - то согласен, что схему получить теортеически возможно, а ещё проще переразвести. Но, PCB -файл может быть из оперы ODB++ или CAM350 (а это тоже "готовый PCB-файл"), а эти форматы не имеют обратной связи к схеме, и даже перереразводка в них уже становится отдалённо-теоретически-возможной.
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
Pin-Signal - только в настройках симуляции, или кривость модели?.. Есть подозрение, что в CES проекта указана длина трассы от драйвера до терминатора, например 5мм, а HyperLynx видит ещё и ту часть, которая внутри микросхемы, и в обще случае получается, к примеру 5.1мм. Проверьте это.
Модели парсили перед использованием? Может там чёрт знает что....
-
у меня версия 10.2 работает без проблем под семёркой(eng)....
Установил, завёл - и верёд! :laughing:
-
уточните какой САПР - можно будет сказать более подробно.
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
А сколько критично?
- фронты не валятся, ну только если за пределами 10-90 зоны, но это уже не имеет значения. Хотя из-за емкостной и индуктивной состоявляющей на таких частотах я ожидал несколько другое поведение. Ну и небольшие отражения поавляются, но именно небольшие. Т.е. я бы на это просто ЗАБИЛ!Но на самом деле для сигнала не критично ;) -
как альтернатива - на схеме подключено всё, а на плате на те пады, которые не должны быть подключены, просто обрисовываются Route и Plane obstruct-ом. Но DRC молчать не будет :1111493779:
Выбирайте, что для Вас удобнее ;)
-
1. Возможно, что-то с согласованиями, попробуйте с визардом согласований "поиграться"
2. Er - это свойство материала, которое также влияет на волновое сопротивление линии (совместно с шириной трассы, толщиной и её расстояние от опорного слоя).
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
посмотрите "мануал" по правилам разводки БГА, там всё ясно с переходными отверстиями, стилями разводки и расстановкой развязывающих конденсаторов
вот пару документов, возможно древние, но всё же...
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
на 5ГГц ой как видно (HyperLynx), когда ответвление трассы от вредней части и присутствует stub в виде оставшейся половины переходного. Но на самом деле для сигнала не критично ;)
-
так а что мешает отключить их на ещё схеме?
Редактировать PDB может и не получиться, т.к. если в проекте две одинаковых микросхемы, но по-разному подключенных, то... :smile3046:
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
Столкулся с такой проблемой: при трансляции из Expedition в PADS9.0.2 не передаются данные о переходных отверстиях. Даже плочадка не отображвется :(
Кто-нибудь сталкивался?
PS транслировал утилитой с мегратека
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
думается мне из всего этого Вы можете только ответить по HostID (сетевые данные компа)...
-
а имеются ли у кого буржуйские форматки?
-
Александр Карась, у белплаты заказывал. Хочется с монтажом :rolleyes:
А у кого дешевле, у белплаты или у Луч'а?
Спасибо.
c монтажом не подскажу, у меня всегда или за бугром собирались платы, ну или местный монтажник.
Если сравнивать белплату и ЛУЧ - то наверно у ЛУЧа будет немного дешевле (но не стоит забывать, что только двуслойки они делают)
Может быть, БелПлата Вам и поможет с монтажон, но ЛУЧ - точно нет.
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
конечно, многое зависит от партии.
попробуйте в данном случае выбрать несколько производителй, которые могут сдлеать оба варианта. Затем оцените размер партии, которую собираетесь делать, отправьте запрос и выбирайте уже исходя из реальных цифр. Дело в том, что на разных предприятих могут по-разному и оценивать, т.е. если на одном выгоднее первый вариант - то не факт, что на другом будет то же самое.
-
со своей стороны рекомендую черную магию Джонсона (High Speed Digital Design и High Speed Signal Propagation). Есть на русском даже, если надо
-
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
часовой - это или по-быстрому (3дня), но задорого. или за 2 недели но за гуманные деньги. Возможен вариант с физлицами, мо только с теми, кого там уже "знают"
А так - белплата, они работают с физ лицами без проблем ;)
-
на часовой завод обратиться можно ещё (в случае двуслоек). По состоянию 3 года назад они после небольшой дрессировки делали неплохие платы по 4-му классу. И ценник был тогда весьма приятным.
EE2007.8 ---> PEX2005 ---> PADS 9.0.2
в Siemens EDA - Xpedition, PADS (ex. Mentor)
Опубликовано · Изменено пользователем Александр Карась · Пожаловаться
По цепочке ты наверно хотел сказать ЕЕ2007.8 - EE2007.1 -конвертер - ЕЕ2005 - РЕХ2005 - PADS9.0.2?
Т.е. я сейчас пытаюсь сделать так: EE2007.8 - PEX2005 - PADS9.0.2, но поскольку нет всех нужных ASCII - то ничего не получается. Если попробовать напрямую EE2005.3 - PEX - PADS - тоже ничего толкового не получится, т.к. есть проблема передеачи CES от 2007.8 к 2005.
Может тогда стоит пробовать из EE2007.8 открыть проект в EE2007.1, и , если сохнанится CES, - то пробовать конвертировать его в EE2005. Усли конвертер правиольно отработает - то дальше всё откатано!
Будем искать конвертер, пробовать!
Спасибо! :cheers: