Перейти к содержанию
    

_sda

Свой
  • Постов

    3 417
  • Зарегистрирован

  • Посещение

Репутация

0 Обычный

1 Подписчик

Информация о _sda

  • Звание
    Утомлённый солнцем
    Гуру
  • День рождения 07.01.1947

Контакты

  • Сайт
    Array

Информация

  • Город
    Array

Retained

  • Звание
    Array

Посетители профиля

17 517 просмотров профиля
  1. Коллеги, пропала возможность изменить размер листа в настройках схемного редактора. Altium V24.1.2 Можно это как-то исправить? Сорри, разобрался.
  2. Пободался немного, сдался, переустановил Квартус. Работает нормально.
  3. Нечаянно попробовал законнектиться с девайсом для отладки, а в это время работал сигнал-тап. выскочила ошибка и проект ниос больше не компилится. Удалил проект, создал новый, при компиляции ругается: /H-x86_64-mingw32/nios2-elf/bin/ld.exe: address 0x20800 of ar2023rx_app.elf section `.bss' is not within region `ram_sys' Но если посмотреть в system.h то видно что вроде его там и не должно быть, у него другое адресное пространство. #define ALT_MODULE_CLASS_ram_sys altera_avalon_onchip_memory2 #define RAM_SYS_ALLOW_IN_SYSTEM_MEMORY_CONTENT_EDITOR 0 #define RAM_SYS_ALLOW_MRAM_SIM_CONTENTS_ONLY_FILE 0 #define RAM_SYS_BASE 0x10000 #define RAM_SYS_CONTENTS_INFO "" #define RAM_SYS_DUAL_PORT 0 #define RAM_SYS_GUI_RAM_BLOCK_TYPE "AUTO" #define RAM_SYS_INIT_CONTENTS_FILE "nios2_ram_sys" #define RAM_SYS_INIT_MEM_CONTENT 1 #define RAM_SYS_INSTANCE_ID "NONE" #define RAM_SYS_IRQ -1 #define RAM_SYS_IRQ_INTERRUPT_CONTROLLER_ID -1 #define RAM_SYS_NAME "/dev/ram_sys" #define RAM_SYS_NON_DEFAULT_INIT_FILE_ENABLED 1 #define RAM_SYS_RAM_BLOCK_TYPE "AUTO" #define RAM_SYS_READ_DURING_WRITE_MODE "DONT_CARE" #define RAM_SYS_SINGLE_CLOCK_OP 0 #define RAM_SYS_SIZE_MULTIPLE 1 #define RAM_SYS_SIZE_VALUE 65536 #define RAM_SYS_SPAN 65536 #define RAM_SYS_TYPE "altera_avalon_onchip_memory2" #define RAM_SYS_WRITABLE 1 Какая-то путаница с адресами. Коллеги, очень поджимает время, может кто знает как отремонтировать?
  4. Ага, спасибо! Как то не подумал обратиться к любимой Вике...
  5. Коллеги, известны следующие параметры: частота дискретизации, начальная частота, конечная частота, длительность импульса. Как зная начальную фазу в начале импульса вычислить фазу ЛЧМ в конце импульса?
  6. Спасибо всем участникам обсуждения! Все платы заработали, калибровка проходит. От себя добавлю - внимательность и ещё раз внимательность. Больше ничего не потребовалось.
  7. Никакая не глупость, мне самому, например, попадались FPGA с маркировкой несуществующей в природе. Да, скорее всего рискну перепаять, пока других мыслей нет. Паяли сами, рентген-контроля нет.
  8. Стрёмно как-то, могу и рабочей платы лишиться... Частота уж больно высокая, нет соответствующего оборудования. У осциллографа полоса 200 МГц. И ещё сложилось впечатление что корка затыкается на нерабочих платах (если не проходит калибровка). При попытке записать данные шина не оживляется.
  9. Коллеги, у меня спаяно 6 новых плат, три из них работают, три - нет. Работаю с FPGA Intel. Картинка результата тестирования рабочей платы: На мой взгляд очень неплохо. А на нерабочих тест вообще не проходит. Вроде всё уже проверил: номиналы резисторов, целостность связи FPGA - DDR3, напряжения питания... В прошлом году сделал десяток таких плат, но слава Богу такого затыка не было. Возможно кто-то поделится опытом как выходили из такой ситуации. На что ещё обратить внимание?
  10. Я вроде уже разобрался, отремонтировал. Спасибо за желание помочь.
  11. Хех... Перегенерил BSDL-файл с признаком post. В самом файле эта ножка описывается как выход: --BSC group 185 for Family-specific output pin F21 "555 (BC_4, *, internal, X)," & "556 (BC_1, *, control, 1)," & "557 (BC_1, IOF21, output3, X, 556, 1, Z)," & А в TopJTAG всё равно описывается как вход: Ничего не понимаю. Что ему ещё нужно?
  12. Вроде разобрался, опять подвела память. Буду устранять дефект.
  13. Спасибо! Вы хотите сказать что нужно ручками править BSDL-файл? Если мне не изменят память, у хилых ISE мог сам генерировать нужный BSDL-файл, похоже что Квартус так не умеет?
  14. Коллеги, почему наблюдается разнобой в направлении порта в проекте Квартуса и в TopJTAG? Вот что показывает Квартус Вот что показывает TopJTAG Соответственно управлять им нет возможности. Как это устранить?
  15. Скриншот сверху - это из TimeQuest. В отчётах Квартуса такое число поиском не находится. Попробовал на всякий случай задать миллион сигналов для анализа такой строкой, уже час молотит и конца не видно. Надоело ждать, выключил. report_timing -from_clock { clk68 } -to_clock { clk68 } -from [get_keepers {*}] -to [get_keepers {*}] -setup -npaths 1000000 -detail full_path -panel_name {Report Timing} -multi_corner
×
×
  • Создать...