ну.. эт вы зря)
вбиваю в гугл "github xilinx bitstream reverse engineering"
и практически на первой странице (ну или в два клика) выплывает такое...
Documenting the Xilinx 7-series bit-stream format https://github.com/f4pga/prjxray
This package contains software code to invert xilinx bitstreams https://github.com/djn3m0/debit
The Bitstream Interpretation Library, in short BIL,
is an open library for reading and interpreting Xilinx bitstream files targeted at Virtex FPGAs https://github.com/florianbenz/bil
This is an in-progress project to document the internals of the XC2064 FPGA https://github.com/shirriff/xc2064
Trying to understand Xilinx Bitstream format https://github.com/lastweek/fpga_decode_bitstream
и некоторым проектам достаточно много лет (debit от 2008 года, bil от 2012)
Да, кстати, целая статья на хабре еще была https://habr.com/ru/post/520420/
оригинал здесь: http://www.righto.com/2020/09/reverse-engineering-first-fpga-chip.html
и подает надежды еще эта тулза - The Hardware Analyzer: https://github.com/emsec/hal
но, ей еще развиваться и развиваться конечно.
но пройдет десятилетие и во что-то полезное этот проект может вылиться, я думаю
так же, yosys умеет создавать netlist-ы в том числе и для xilinx (опция synth_xilinx)
здесь уже можно позаниматься встречным реверсом.
правда, тут придется сильно заморочиться скорее всего
в любом случае конечно соглашусь, что при наличии такого обилия "потугов" спецов на "вольных хлебах"
тут еще молотком ли, кувалдой ли... еще вкалывать и вкалывать!