Перейти к содержанию
    

Лидеры

  1. VladislavS

    VladislavS

    Свой


    • Баллы

      2

    • Постов

      1 223


  2. Gas Wilson

    Gas Wilson

    Свой


    • Баллы

      2

    • Постов

      133


  3. Uladzimir

    Uladzimir

    Модератор


    • Баллы

      1

    • Постов

      13 860


  4. vhk

    vhk

    Участник


    • Баллы

      1

    • Постов

      440


Популярный контент

Показан контент с высокой репутацией 25.12.2023 во всех областях

  1. Обновленный даташит на серию Logos DS02001 Logos Series FPGA Device Data Sheet 2.9_innek.pdf
    1 балл
  2. В стандарте, в поле порядка, идёт (e + 127), где "e" в дополнительном коде, и чтобы вычислить нужное количество сдвигов для деления мантиссы, порядок надо вычесть из разрядности мантиссы, и поэтому, (150 – (e + 127)) = (23 – e).
    1 балл
  3. Может, проще перейти на С++ и не утруждать руки и мозг нажиманием кнопок там, где это же самое может хорошо сделать компилятор? class ADC_device { public: ADC_device( void ); virtual ~ADC_device( void ); virtual uint8 txByte( uint8 a_byte ); virtual bool rxByte( uint8* a_byte ); };
    1 балл
  4. Описание от производителя. R&S FSQ Signal Analyzer (rohde-schwarz.com) Данных о погрешности измерения ФШ нет. Вы создали тему где описан случай некорректной работы прибора, это вопрос поверки прибора. Похоже поверка стала Вашей темой.
    1 балл
  5. Трансформатор на сердечнике от твс, 72мм на 70мм индуктор 34мм Как то так получилось.
    1 балл
  6. Каналы можно размещать на нескольких листа. В ссылке Sheet Symbol они перечисляются через запятую (по памяти) возможно точка с запятой. Про каналы 8+ если схема канала большая (лист A2 или вообще несколько листов) Это сразу удобно Если там 1 микросхема-- то добавление канала листа + части схему с Sheet Symbol + наличие главного листа-- и выйгрыш , если есть, появится если канало в не менее 3 ( сколько информации на новых листах). А с учетом потери читаемости и что все считается в степенях двойки-- выйгрыш с 8+
    1 балл
  7. COMPACT series CPLD SPI hard core reference design instructions_innek.pdf SPI_HARDCORE_DEMO.zip
    1 балл
  8. Дошли сегодня руки до J-Link OB ARM STM32 (на чипе STM32F103C8T6). По схеме которую я выкладывал чуть выше. Прошил загрузчик stm32boot.zip с адреса 0x08000000 и J_Link_ARM_OB_STM32.zip с адреса 0x08004000. Лицензии добавил командой "exec AddFeature JFlash", серийник командой "exec SetSN=XXXXXXXX". Завелось. По SWD работает без вопросов. В режиме J-TAG на STM32 работает, а вот на AT91SAM9 с определёнными вопросами... Подробней разбираться некогда. В целом работает. Проблем с версиями прошивки, серийниками и лицензиями нет. Тестировал на IAR 8.11.2.
    1 балл
  9. Главное в этом деле загрузчик. У братьев из поднебесной как-то находил самописный даже с исходниками. Прошиваете его с адреса 0x08000000. Вторая часть - прошивка. Она вынимается из JLinkARM.dll. Её прошиваете с адреса 0x08004000. Есть там ещё кусок с конфигурацией с адреса 0x0800FC00. Думаю его можно выдрать из той прошивки что у вас была. Загрузчик и две прошивки из JLinkARM.dll прилагаю. Какая из них под вашу плату не знаю, пробуйте. Вот, кстати, схема от этого безобразия, сравните со своей. stm32boot.zip J_Link_OB_STM32F103_V1.zip J_Link_ARM_OB_STM32.zip
    1 балл
×
×
  • Создать...