Помощь - Поиск - Пользователи - Календарь
Полная версия этой страницы: Платка
Форум разработчиков электроники ELECTRONIX.ru > Печатные платы (PCB) > Работаем с трассировкой > Примеры плат
fedor1989
Не "топором" сделанная smile.gif
Uree
И что? Где вопрос?
fedor1989
> 3б. если хочется просто выложить файл (или делится описанием нельзя) то можно просто его выложить указав "а вот еще один из моих проектов" или что-то вроде того.

Нет вопросов ...у матросов.
Uree
Ага, ок, а где остальные слои? Почему только топ?
_sR_
а чем сделанная?
ну кроме рук и головы конечно
smile.gif
и параметры дорожек, виа (особливо вокруг катушек и больших конденсаторов)
чтоб проникнутся до конца

вообще красиво
fedor1989
Expedition, но можно делать чем угодно, т.к. в этом проекте все руками и он небольшой.
Два синхронных АЦП 500 Мz. 6 слоев, два земли, два порезанных слоя питания, Переход в край пина, 0.25 отверстие, 0.55 площадка. В аналоговой части трасса 0.4 мм, выравниваем длинны, скругляем, снимаем с них маску, считаем дифф. волновое соапротивление, не забываем про цифровую часть ..."правильно" заливаем землю, правильно подключаем питание АЦП ... И "тортик", слоеный, типа "наполеон" готов ... smile.gif

Еще ADC греется как печка, читаем рекомендации, как охладить. И развязки под 4 Virtex ставим как надо ...
В общем заработала платка ...
[sER]
красиво =) А где фаел?
fedor1989
Вот файл.

Нажмите для просмотра прикрепленного файла

Так лучше видно ? wink.gif
I.S.A.
Предлагаю поддержать.
Uree
Типа померяемся кто что может?smile.gif Ок, давайте попробуем.

Правда проект еще не закончен, и не уверен, что там можно че-нить рассмотреть...
fedor1989
Вот, это другое дело, красота однако ... smile.gif
Был ту на выставке эротических фотографий в манеже, не впечатлило,
сухая так сказать теория ...
А здесь видно, что сделано "с любовью" smile.gif
Я кстати видел журнальчик PCB Design кажись зовется, так там буржуи проводят конкурсы на лучший проект...хорошая идея.

Надо правда добавлять доп. инфу, типа такой, как к этой плате:

Board Size Extents ............ 160 X 233.35 (mm)
Pins ................................. 9854
Pins per Route Area ........... 0.274521 Pins/Sq. (mm)
Layers ........................ 8
Nets .......................... 1971
Connections ................... 6744
Total Trace Length ............ 78,091.064442 (mm)
Vias .......................... 5015

Ну, а потом устроить голосование, среди тех кто понимает, как такую штуку за месяц без авторазводчика сбацать.

Всем удачи... smile.gif
Zeroom
Вот, на днях закончил. Пришлось убрать некоторую информацию, извините, палево 07.gif
Размер примерно 200х100, 16 слоев blush.gif , нарисовано ручками в AD 6.7.
[sER]
Цитата(Uree @ Oct 9 2007, 22:16) *
Типа померяемся кто что может?smile.gif Ок, давайте попробуем.

Правда проект еще не закончен, и не уверен, что там можно че-нить рассмотреть...

Всёравно впечатляет =) в ручную в pcad?

Цитата(fedor1989 @ Oct 10 2007, 09:37) *
Я кстати видел журнальчик PCB Design кажись зовется, так там буржуи проводят конкурсы на лучший проект...

не выложите журнальчик?
Всегда интересно посмотреть изнутри на буржуйские разработки...
fedor1989
Не, журнал бумажный, его листать надо, и давно это было, не найти.
Да и чего на них смотреть, я вот делал для одной конторы "малоизвестной" конторы борду, правда они про то не знали, через посредника, у посредника куча индусов, мой ценник на первую плату их устроил, а потом я попросил как положено, что б не противно было работать, и тупо не выдержал конкуренции с родиной Раджи Капура smile.gif)
Uree
Цитата
' date='Oct 10 2007, 12:08' post='305751']
... в ручную в pcad?


Вручную, но не в пкад, в кадстаре.
f0GgY
мда. это уже не платки. :D.

молодцы. неплохо.
интересно посмотреть!
doomer#gp
Еще одна (evalution beta)

10 слоев (половина не показана)

Размер где-то 20х10 см, делалась исключительно как макетка для начала работы с софтом.
[sER]
люди, скрины это конечно тоже гуд, но если не жалко ложим проекты!
Uree
Да оно б может и не жалко, да нельзяsad.gif Мне и скрины ложить нельзя, хорошо хоть фирма не на просторах СНГ и об этом ресурсе тут не знаютsmile.gif
fedor1989
Проекты выкладывать низя, нарвется заказчик, фиг отобъешси ...

2 doomer#gp респект, как нынче молодежь выражается ...smile.gif Долго делал?
bullit
Искусство!
Нет слов! Порой сижу целый день 10 деталек расположить, а тут...

Надо больше практиковаться.
bigor
Цитата(Uree @ Oct 9 2007, 21:16) *
Типа померяемся кто что может?smile.gif Ок, давайте попробуем.


Меряются другими достоинствами rolleyes.gif
А вот себя показать, критику послушать, советам внять - самое то.
В общем и я кое-что положу из прошлогодних работ, из того что, типа, морально устарело. Но опять-таки не все, по той причине что никак низя twak.gif - секретность блин.
Инфа на картинке.
Сами слои (ТОР, ВОТ и плэйны) в архивах, потому как весят порядочно.
Монтаж достаточно плотный, но обошлись без слепых ПО. Плата получилась относительно дешевая.
Плюс добавлю:
- питаний 12 штук + 3 земли
- конроль импеданса по трем слоям;
- на борту имеем DDR, USB2.0, Fast Ethernet;
- диф. пары, PCI и процентов 70 разводки - во внутрених сигнальных (точнее миксовых) слоях;
- ну и прочего помелочи.
С дороботкой комплектации, досозданием либов и утряской ньюансов производства, работа заняла 34 рабочих дня.
Водил руками, т.к. спектра "легла грудью на амбразуру".
skripach
Цитата
молодцы. неплохо.
интересно посмотреть!

Угу! smile.gif
fedor1989
Плата просто зашибись!!!
Один у меня вопрос возник. Я только что закончил платку с такой же колодкой под DDR.
Смотрю на чертёж, там после того как модуль памяти вставляется до платы 3.4 мм,
от центра модуля, а от края 1.5 мм
Не знаю, какая высота у компонента U28, но вот Y1 должен быть наверно 3 мм минимум.
Как памятюха то за компоненты не цепляется ? wink.gif


P.S. Прицепил верхний слой платки с 1.5 Гб трассами...Нажмите для просмотра прикрепленного файла
bigor
Цитата(fedor1989 @ Feb 20 2008, 14:40) *
Один у меня вопрос возник. Я только что закончил платку с такой же колодкой под DDR.
Смотрю на чертёж, там после того как модуль памяти вставляется до платы 3.4 мм,
от центра модуля, а от края 1.5 мм
Не знаю, какая высота у компонента U28, но вот Y1 должен быть наверно 3 мм минимум.
Как памятюха то за компоненты не цепляется ? wink.gif

Здравствуйте Федор.
SODIM DDR-конектор CON5, о котором Вы спрашиваете, имеет тип SDM6-W92V25-40A6. Даташит на него можете взять здесь DataSheet. Вкратце об теле: высота компонента 9,2мм (как выдно из маркировки), высота от поверхности устоновки до центра модуля 7,38мм. Под модулем свободно располагаются компоненты до 5мм высотой.
элемент U28 (Cyclone) имеет высоту 1,7мм мах. Кварц Х1 - 2,7мм.
Именно такой компонент забивался сознательно, для того, чтобы уменьшить площадь платы за счет более оптимального импользования "пустующих" пространств.
Теперь по Вашей платке.
Замечательная плата. Хотелось бы, если это возможно, глянуть на внутренние слои. Хотя бы сигнальные. Плюс, некоторый итерес представляет обвязка BGA34*34 (Stratix - ?).
Вопросы - куда делись шарики крайнего ряда по "левому" краю чипа? Какой тайный смысл в использовании виасов кучками по семь штук на полигонах источников? Не лучше ли их распределить более равномерно по площади полигона как можно ближе к падам конденсаторов?
Пожелания - Виасы, которые на теплоотводящих полигонах источников, возможно имеет смысл сделать чуть большего диаметра при тем же количестве. Обвязка электролитов (широко Вами используемая) как показано на рисунке "badcap.jpg" (который слева) не рекомендуется никем, особенно при наличии "скоростных" устройств на борту. Лучше использовать такую обвязку как на рисунке "goodcap.jpg" (в центре), еще лучше - как на рисунке "bestcap.jpg" (справа), но так не всегда получается.
Пока все.
С наилучшими пожеланиями
Игорь.
fedor1989
Здравствуйте, Игорь.

Цитата
SODIM DDR-конектор CON5, о котором Вы спрашиваете, имеет тип SDM6-W92V25-40A6. Даташит на него можете взять здесь Вкратце об теле: высота компонента 9,2мм (как выдно из маркировки), высота от поверхности устоновки до центра модуля 7,38мм. Под мудулем свободно располагаются компоненты до 5мм высотой.
элемент U28 (Cyclone) имеет высоту 1,7мм мах. Кварц Х1 - 2,7мм.
Именно такой компонент забивался сознательно, для того, чтобы уменьшить площадь платы за счет более оптимального импользования "пустующих" пространств.
Ясна.

Цитата
Теперь по Вашей платке.
Замечательная плата. Хотелось бы, если это возможно, глянуть на внутренние слои. Хотя бы сигнальные. Плюс, некоторый итерес представляет обвязка BGA34*34 (Stratix - ?).


Virtex-5, прицепил нижний слой, и внутренний сигнальный.
Инфа некоторая. Мин трасса. 0.127, отверстие 0.2, слоев 8, 4 сигнальных, 2 порезанных питания, 2 земли. Всего типов питаний 14.

Цитата
Вопросы - куда делись шарики крайнего ряда по "левому" краю чипа?


А их на теле нетуть, см. даташит smile.gif

Цитата
Какой тайный смысл в использовании виасов кучками по семь штук на полигонах источников? Не лучше ли их распределить более равномерно по площади полигона как можно ближе к падам конденсаторов?


Возможно и лучше, но так написано в ТЗ.

Цитата
Пожелания - Виасы, которые на теплоотводящих полигонах источников, возможно имеет смысл сделать чуть большего диаметра при тем же количестве. Обвязка электролитов (широко Вами используемая) как показано на рисунке "badcap.jpg" (который слева) не рекомендуется никем, особенно при наличии "скоростных" устройств на борту. Лучше использовать такую обвязку как на рисунке "goodcap.jpg" (в центре), еще лучше - как на рисунке "bestcap.jpg" (справа), но так не всегда получается.


Я видел эти картинки и раньше, спасибо. Для низкочастотных электролитов это не очень важно.
У скоростных интерфейсов сделан переход в пин.

Цитата
Пока все.
С наилучшими пожеланиями


И Вам удачи, спасибо за "свежий взгляд"
С наилучшими пожеланиями,

Алексей
bigor
Вечер добрый Алексей biggrin.gif .
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
.. прицепил нижний слой, и внутренний сигнальный.

Спасибо. a14.gif Посмотрел.
На сигнальных слоях невысокий процент заполнения медью. Точнее наблюдается неравномерность заполнения. Технологи обычно не любят подобного на МПП с контролем импеданса - сложнее обеспечить повторяемость размеров геометрии рисунка в разных участках платы. Хотя все зависит от грамотности технолога и используемого техпроцесса.
Обратите внимание - не все апертуры считались корректно. Смотрите присоединенные рисунки (Dcode D23-D29). Я так понял что это пады конденсаторов обвъязки сар0402?
По габариту ограничений не было?
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
Инфа некоторая. Мин трасса. 0.127, отверстие 0.2, слоев 8, 4 сигнальных, 2 порезанных питания, 2 земли. Всего типов питаний 14.

По геометрии рисунка и по отверстиям было понятно из гербера.
Стек бы слоев посмотреть, если можно. Желательно с указанием типов используемых материалов.
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
Virtex-5 ... А их на теле нетуть, см. даташит smile.gif

Зверь biggrin.gif
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
Возможно и лучше, но так написано в ТЗ.

Тут, как говорится, жираф большой - ему видней smile.gif . Главное что бы ТЗ было в письменном виде - будет на что сослаться.
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
Я видел эти картинки и раньше, спасибо. Для низкочастотных электролитов это не очень важно.

Я так не думаю (ИМХО) laughing.gif
Цитата(fedor1989 @ Mar 4 2008, 18:05) *
У скоростных интерфейсов сделан переход в пин.

И что на это сказали монтажники - пинали не шибко?
И еще камешек в ту же сторону - углы падов элементов лучше делать заокругленными. Значительно уменьшантся количество брака при нанесении пасты и при монтаже.
Кроме того, ходят упорные слухи, что на ВЧ не скругленные углы компонентов несколько "фонят" biggrin.gif .
Пока все.
С наилучшими пожеланиями
Игорь.
fedor1989
Привет Игорь, спасибо за ОТК a14.gif

Код
На сигнальных слоях невысокий процент заполнения медью. Точнее наблюдается неравномерность заполнения. Технологи обычно не любят подобного на МПП с контролем импеданса - сложнее обеспечить повторяемость размеров геометрии рисунка в разных участках платы. Хотя все зависит от грамотности технолога и используемого техпроцесса.


Наверно, "вообще" это верно, но конкретно в этой плате там где идут трассы с контролем импеданса, все нормально. Условия однородные. Под "rocket" слой земли. Можно было залить землей на сигнальных пространство слева, но не залил ... Нереференсное питание на слоях питания тоже не стал там подливать. Платы заказываем у проверенного поставщика, т.ч. сделают хорошо.

Код
Обратите внимание - не все апертуры считались корректно. Смотрите присоединенные рисунки (Dcode D23-D29). Я так понял что это пады конденсаторов обвъязки сар0402?
По габариту ограничений не было?


Про аппертуры перестал думать, как перешел на Expedition и на 274-X. У меня все читается без ошибок, на двух гербер-вьюверах, и CAM 350 тож молчит. Когда работал на Board Station, для 274-D делал таблицу апертур, мин. аппертуру задавал и т.д.
Мин. конденсатор 0402, используем постоянно для объвязки под BGA c шагом 1 мм. Углы у подстеков подрезаем, что б зазор сделать поболе. Паяется без проблем.

Код
По геометрии рисунка и по отверстиям было понятно из гербера.
Стек бы слоев посмотреть, если можно. Желательно с указанием типов используемых материалов.


Стекап прицепил.
Мы отдаем платы на стороннее производство. Сами подготавку к производству не делаем. Панели, купоны делают там же. Чего у них хлеб то отбирать? И так есть чем заняться beer.gif
Я рассчитываю волновое, толщины диэлектриков и препрегов задаю. А такой вот как у Вас на рисунке подробный stakup делаю крайне редко, когда заказываею не там где всегда, и если без ентого никак.

Код
И что на это сказали монтажники - пинали не шибко?


Без проблем паяем платы с переходом в край пина, и даже в центр BGA пина.

Код
И еще камешек в ту же сторону - углы падов элементов лучше делать заокругленными. Значительно уменьшантся количество брака при нанесении пасты и при монтаже.


С этим спорить не стану, но как то так исторически сложилось, что библиотеки которые были у нас в основе, были без скруглений (Italtel с нами поделился). Сами мы делаем футпринты по рекомендациям конкретного производителя, где тоже редко встретишь требование закруглить. Вообще говоря никогда нас технологи не просили "скруглить". Да и плат я насмотрелся забугорных при получении рабочих материалов, и тоже скругления не являются обязательными. Я бы отнес это больше к стилю проектирования, и исходным библиотекам, которыми пользуются дизайнеры, а не к проблемам технологическим. ИХМО.

Код
Кроме того, ходят упорные слухи, что на ВЧ не скругленные углы компонентов несколько "фонят"


"Ходють слухи будто все подорожает, абсолютно, а особенно трусы и алкоголь" ?
Как пел В.С. Высоцкий. Этим слухам верю.
biggrin.gif

Ну а трассики то я все скруглил аккуратно, длинны выровнял, волновое посчитал. Перед тем прочитал все что Xilinx рекомендует по поводу"rocket", переходов, исключений и т.д. Там есть поважнее требования, чем скругления углов, хотя наверно, не повредило бы.


Код
Пока все.
С наилучшими пожеланиями
Игорь.


И Вам спасибо.
С уважением,
Алексей
fedor1989
А вот и платка готовенькая. Теперь паять ...
bigor
Цитата(fedor1989 @ Mar 18 2008, 09:20) *
А вот и платка готовенькая. Теперь паять ...

Шикарно a14.gif .
Сколько этот девайс в атмосферу рассеивает, интересно wink.gif .
fedor1989
И мне очень интересно. Надо с Сережей пивка попить. Все ж зависит от того чего он туда напихает, на сколько процентов будет заполнен Xilinx, на какой частоте "Лион" потянет ...
Думаю "дуть" придеться обязательно, хотя заказчик мечтает обойтись без принудительного
охлаждения. В общем, пока незнаю я sad.gif
fedor1989
Таки смонтировали. Но подвели поставщики компонентов, придется самим кой чего добивать, а как не хотелось. Такие сроки поставки компонентов, что легче было бы наверно уже свой заводик в отечестве запустить. Вот думаем в штатах заказывать все, производство, комплектацию, монтаж. Уже нашел контакты, осталось сверить ценник.
bullit
Мдям ребята, я просто в шоке! И как вы э
то делаете??? Скоко нужно развести плат, чеб до такого дойти?

И есчо, немного офтоп, но по теме: на платах очень часто шелкушкой нанесена разная инфа: Ну типа как на фото выше "перечеркнутая рука". Какие бывают информационые знаки и т.д. Может это как-то застандартизировано?
Одним словом хотелось бы узнать что, где и какую информацию необходимо наносить.

Заранее Большое спасибо!
fedor1989
Цитата
Мдям ребята, я просто в шоке! И как вы э
то делаете??? Скоко нужно развести плат, чеб до такого дойти?


А фиг знает сколько, я с 96-го проектирую. Но "цифру", в общем можно делать на опыте, рекомендациях и врожденной паронои, (типа сто двадцать пять раз подвинуть один проводничек, точно зная что это ничего не изменит smile.gif.
С аналогом и RF, для меня все похоже на "черную магию". Но грят, можно довериться тулзам, промоделировал, и спокойно отправляй в производство.
Но я не уверен, что это так.


Код
И есчо, немного офтоп, но по теме: на платах очень часто шелкушкой нанесена разная инфа: Ну типа как на фото выше "перечеркнутая рука". Какие бывают информационые знаки и т.д. Может это как-то застандартизировано?
Одним словом хотелось бы узнать что, где и какую информацию необходимо наносить.



Я наношу только то что требует заказчик. Значёк этот всем понятен, боится статики, т.ч не возражает заказчик. А на счет ГОСТ-ов я не в курсе, надо у народа поспрашивать.
avesat
Цитата(bullit @ Apr 21 2008, 16:14) *
...
Одним словом хотелось бы узнать что, где и какую информацию необходимо наносить.
...

Посмотрите IPC стандарты.
atlantic
Цитата(fedor1989 @ Apr 21 2008, 13:50) *
Таки смонтировали. Но подвели поставщики компонентов, придется самим кой чего добивать, а как не хотелось. Такие сроки поставки компонентов, что легче было бы наверно уже свой заводик в отечестве запустить. Вот думаем в штатах заказывать все, производство, комплектацию, монтаж. Уже нашел контакты, осталось сверить ценник.

Если не затруднит, ответьте пожалуйста на пару вопросов, которые наверняка не только меня интересуют, ну хотя бы на те, которые сочтете несекретными : )

1. В чем разводите(Mentor/Allegro)(или другое) ?
2. Сколько времени заняла такая разводка?
2.1 Сколько стоит(оценочно) изготовление платы и время, которое ушло на это?
3. Как паяется и отмывается опытный экземпляр(набор деталей автоматом + печь/паяльная станция+опытный монтажник/ другое(как?) ) (отмывка ручная/нет отмывки/другое)?
3.1 Сколько стоит(оценочно) монтаж опытного экземпляра?

Спасибо.
fedor1989
Код
Если не затруднит, ответьте пожалуйста на пару вопросов, которые наверняка не только меня интересуют, ну хотя бы на те, которые сочтете несекретными : )


Без схемы и софта это просто красивая платка. Т.ч. секретного ничего нет. Есть полезное, см. гербер и стекап.

Код
1. В чем разводите(Mentor/Allegro)(или другое) ?


Expedition 2005, HL 7.5, Xtreme

Код
2. Сколько времени заняла такая разводка?


Месяц. Использовали блоки, копировали топологию. Без авторазводки.
В Xtreme неделю помогал товарищ.

Код
2.1 Сколько стоит(оценочно) изготовление платы и время, которое ушло на это?


4500 за штуку. 3 недели.


Код
3. Как паяется и отмывается опытный экземпляр(набор деталей автоматом + печь/паяльная станция+опытный монтажник/ другое(как?) ) (отмывка ручная/нет отмывки/другое)?


Монтаж заказывали. Паяли в печи. + Опытный монтажник. Чем отмывали не знаю.
Платы посмотрел, все очень хорошо, припоя ровно столько сколько нужно,
пайки однородные, платы чистые.

Код
3.1 Сколько стоит(оценочно) монтаж опытного экземпляра?


10000 р. Включая рентген контроль 5 БГА.

Код
Спасибо.

Пожалуйста.
dm.pogrebnoy
Цитата(fedor1989 @ Apr 22 2008, 11:42) *
10000 р. Включая рентген контроль 5 БГА.


Я правильно понял - за монтаж одной платы и пяти виртексов? Или за монтаж пяти плат и 5 виртексов? smile.gif
blackfin
Цитата(fedor1989 @ Apr 22 2008, 11:42) *
10000 р. Включая рентген контроль 5 БГА.

Цитата(dm.pogrebnoy @ May 26 2009, 18:47) *
Я правильно понял - за монтаж одной платы и пяти виртексов? Или за монтаж пяти плат и 5 виртексов? smile.gif

ИМХО, за монтаж одной платы и рентген контроль одного виртекса и четырех БГА-шек стоящих рядом с виртексом.
dm.pogrebnoy
Цитата(blackfin @ May 26 2009, 18:59) *
ИМХО, за монтаж одной платы и рентген контроль одного виртекса и четырех БГА-шек стоящих рядом с виртексом.


Точно-точно. smile.gif Что-то я и забыл про ту мелочь рядом с виртексом... Кстати - что это за бэгэашки кто подскажет, а то на картинке не разглядеть?
Uree
Похоже на ОЗУ, ДДР2 выпускается в таких корпусах. Было бы видно трассировку, сказал бы точнее.
Для просмотра полной версии этой страницы, пожалуйста, пройдите по ссылке.
Invision Power Board © 2001-2017 Invision Power Services, Inc.