inter_pro 0 18 апреля, 2011 Опубликовано 18 апреля, 2011 · Жалоба Подскажите пожалуйста, как настроить чтобы pad отображался, как в библиотеке, а то они отражаются как на картинке слева. судя по картинке: 1. отключено отображение отверстий 2. отверстие задано нолевого диаметра Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Sandr_ 0 18 апреля, 2011 Опубликовано 18 апреля, 2011 · Жалоба Добрый день. Вопросик. Есть схема. Перенёс её на плату. Всё вроде правильно. Но почемуто свободным (неподсоединённым ни к чему) пинам элиментов присвоены нэты? Где это отключается? Это происходит сразу, как только элемент попадает на схему. Скорее всего, таким образом идентифицируются пины, которые никуда не подключены, то есть цепь подключена только к одному выводу. По-моему, это не отключается. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
filmi 1 18 апреля, 2011 Опубликовано 18 апреля, 2011 · Жалоба До этого кучу плат разводил - такого небыло! Думаю в настройках проекта что-то выставили... Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 96 18 апреля, 2011 Опубликовано 18 апреля, 2011 · Жалоба Снимите флаг Project/project option/opnion/Allow single pin net Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Sandr_ 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Снимите флаг Project/project option/opnion/Allow single pin net У меня и при снятом флаге, когда ставлю, к примеру, транзистор на схему, то появляются 3 новых цепи. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 96 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Ну на схеме цепи появляются вообще только при компиляции Честно говоря не обращал даже на это внимания. Чем это вам мешает? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Sandr_ 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Ну на схеме цепи появляются вообще только при компиляции Так оно и есть. Чем это вам мешает? Мне - не мешает. Просто поначалу было после пикада непривычно, что ничего не подключено, а цепь есть. Коллега вот задал вопрос, значит что-то его не устроило... Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
EXeGLuMATOR 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба И опять про Assembly variants. Согласно этому тыц все должно работать и отображаться в схемном редакторе. Этого-же не наблюдается. На плате - да, есть, но тоже не так, как предполагалось - адекватно только в 3D режиме - если компонент не установлен в варианте - его нету. Но должно-то и на схеме работать! И в 2D на плате! Это не доделано или надо как-то извратиться, чтобы данный режим включить? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 96 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Когда я работал с этим - все отображалось именно так как "тыц' документе. Кстати 3D я тогда особо и не смотрел. Только 2D интересовало Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
EXeGLuMATOR 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Когда я работал с этим - все отображалось именно так как "тыц' документе. Кстати 3D я тогда особо и не смотрел. Только 2D интересовало Не работает. Ладно в предыдущих версиях - только в отчетах. Но в 10-ке то должно быть нормально все. Все варианты заданы - ни в какую. Может помимо самого диалога вариантов еще где-то в системе это все настраивается? Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Nikalson 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Добрый день! Подскажите, есть ли в SCH возможность изменения всех wire или всех net label скопом. Например, мне нужно изменить шрифт во всех net label или толщину всех wire. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TOREX 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Добрый день! Подскажите, есть ли в SCH возможность изменения всех wire или всех net label скопом. Например, мне нужно изменить шрифт во всех net label или толщину всех wire. Можно, через FSO Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Obstinate 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Как в SCH сделать так, чтобы в свойствах компанента при смене "Design item ID" не "слетали" ранее установленые параметры? Например при смене типа резистора с R_0402 на R_0603 у меня все параметры меняются на те, что прописаны в библиотеке, а хотелось бы чтобы параметр "Value" оставался неизменным. Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uladzimir 96 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Как в SCH сделать так, чтобы в свойствах компанента при смене "Design item ID" не "слетали" ранее установленые параметры? Например при смене типа резистора с R_0402 на R_0603 у меня все параметры меняются на те, что прописаны в библиотеке, а хотелось бы чтобы параметр "Value" оставался неизменным. НЕ МЕНЯЙТЕ Design item ID Этот параметр и означает взять новый элемент из библиотеки. Соответсвенно все параметры, изображение и прочае берется новое. То есть этот параметр -- как паспорт. По нему все определяется Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Obstinate 0 19 апреля, 2011 Опубликовано 19 апреля, 2011 · Жалоба Разобрался, надо у нужного параметра убрать флаг с "Allow Synchronization With Database", "Allow Synchronization With Library" Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться