Digi 0 8 ноября, 2007 Опубликовано 8 ноября, 2007 (изменено) · Жалоба Сейчас делаю примник для приема данных с LinkPort TS201, и хотел сделать модель передатчика, но из за отсутствия опыта описания в VHDL, незнаю с чего начать. Мыслей очень много, но попробую их хоть как то собрать. Так как я в писал программы под CPU, то попробую изложить желаемое, исходя из моего имеющегося опыта. - нужна функция, которая будет передавать поступившие в нее данные (128 бит) по последовательной шине, причем каждый новый бит тактируется передним и задним фронтом (DDR) ; - ну и основное тело, которое будет вызывать эту функцию с необходимыми параметрами; У меня вызывает сложности задание начальных состояний сигналов. Хотелось бы посмотреть примеры реализации моделей с аналогичной структурой. Свои функции я вроде как смогу описать, ну если есть пример реализации сдвигового резистра с DDR , то от него я тоже не отказался бы. Изменено 8 ноября, 2007 пользователем Digi Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
rloc 51 8 ноября, 2007 Опубликовано 8 ноября, 2007 · Жалоба Хотелось бы посмотреть примеры реализации моделей с аналогичной структурой. Зачем с аналогичной, берите готовое решение: XAPP635 - Interfacing Virtex-II FPGAs With Analog Devices TigerSHARC TS20x DSPs via LVDS Link Ports Не понимаю, куда пропал XAPP727: Virtex-4 Interface to an Analog Devices ADSP-TS20xx Link Port xapp727.pdf xapp727.zip В исходных кодах два варианта решения с SERDES и без, можно использовать практически с любыми кристаллами. Все проверено, до 500МГц работает без нареканий (если ПП позволяет), сейчас использую вариант без SERDES'ов на Virtex-4. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Digi 0 8 ноября, 2007 Опубликовано 8 ноября, 2007 · Жалоба Спасибо. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться