Zversky 19 28 марта Опубликовано 28 марта · Жалоба 44 минуты назад, listrid сказал: Decrupt Что за слово? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 31 марта Опубликовано 31 марта · Жалоба Вышло обновление САПР Gowin EDA v1.9.9.02 Залито в ./upload/FPGA/_Gowin_/v1.9.9.02 Release Notes прилагаю: RN100-1.9.9.02E_Gowin Software Release Note.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 2 апреля Опубликовано 2 апреля · Жалоба В 31.03.2024 в 16:23, StewartLittle сказал: Залито в ./upload/FPGA/_Gowin_/v1.9.9.02 Дозалил программеры туда же. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kko-smol 0 15 апреля Опубликовано 15 апреля · Жалоба On 3/25/2024 at 5:47 PM, StewartLittle said: Так, беру свои слова назад (каюсь, посыпаю голову пеплом и т.п.). Похоже там дело не в отсутствующей поддержке, там все несколько сложнее. Линии AF2 и AE2 связаны с аппаратным блоком MIPI. Возможно, эти линии не назначаются врукопашную, а задействуются автоматически при использовании в проекте аппаратного блока MIPI RX (через IP Core Generator). Надо поэкспериментировать добавлением и настройками этого блока, и посмотреть на файлы соответствующих отчетов. Похоже на то Я по почте запросил у Gowin Reference Design для Hard MIPI на GW5 и они скинули ссылки: http://www.gowinsemi.com.cn/enrollment_view.aspx?TypeId=67&Id=966&FId=t27:67:27 http://www.gowinsemi.com.cn/enrollment_view.aspx?TypeId=67&Id=967&FId=t27:67:27 вроде как то что нужно - есть csi_rx_demo_5a138 причем написал я им 9 апреля, а на сайт загружено 1 го 🙂 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_4afc_ 26 24 апреля Опубликовано 24 апреля · Жалоба On 3/31/2024 at 4:23 PM, StewartLittle said: Вышло обновление САПР Gowin EDA v1.9.9.02 Можно ли в нём использовать 2 SerDes IP и что делать с двумя сгенерёнными *csr файлами? Например Q0: PCIe +Q1: 1G Ethernet Можно ли PCIe ядро: разместить не в Quad0? затактировать не от QPLL0? в режиме x2 выбрать не Line0&Line1? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 25 апреля Опубликовано 25 апреля · Жалоба В 24.04.2024 в 16:16, _4afc_ сказал: Можно ли в нём использовать 2 SerDes IP и что делать с двумя сгенерёнными *csr файлами? Например Q0: PCIe +Q1: 1G Ethernet Можно использовать два разных контроллера в настройке SerDes. В настройках ядра SerDes сперва выбираем протокол PCI Express Controller - Create - <настраиваем его>, затем, не закрывая окно SerDes, выбираем протокол 1G Ethernet - Create - <настраиваем его>. Затем жамкаем Ок, создаются файлы контроллеров 1G Eth и PCIe, но сsr-файл получается один. Среда разработки позволяет разместить оба контроллера в одном кваде, или разнести по разным квадам. В 24.04.2024 в 16:16, _4afc_ сказал: Можно ли PCIe ядро: Нет по всем трем пунктам :( Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_4afc_ 26 25 апреля Опубликовано 25 апреля · Жалоба 32 minutes ago, StewartLittle said: Можно использовать два разных контроллера в настройке SerDes. Так получилось: 32 minutes ago, StewartLittle said: Среда разработки позволяет разместить оба контроллера в одном кваде, или разнести по разным квадам. А так нет: предположу что конфликт в том, что в одни и те же ячейки в CSR надо писать данные от двух IP. PS: не подскажите, почему SOFT_IP 1GSEO_LVDS: доступно только для GW5A-15/25/60, и не доступно для GW5A-138? что не так с GW5A-138 - HCLK/LVDS? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kr63 0 12 мая Опубликовано 12 мая · Жалоба Приветствую всех. Есть плата Sipeed Tang Mega 138K Pro Dock. Нужна ide и лицензия для работы с этой отладкой. Как я понял, есть ftp сервер, откуда всё это можно скачать. Кто посодейсвует в решении вопроса? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Zversky 19 12 мая Опубликовано 12 мая · Жалоба 59 минут назад, kr63 сказал: Кто посодейсвует в решении вопроса? Пишите в личку мне или тому, кто ещё, м.б., отклкнется Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 13 мая Опубликовано 13 мая · Жалоба Вышло обновление САПР Gowin EDA v1.9.9.03_x64 Залито в ./upload/FPGA/_Gowin_/v1.9.9.03_x64/ Из нового - расширена поддержка мелких Arora V (GW5AT-15, GW5ART-15, GW5A-25), добавлены новые IP-ядра. Release Notes прилагаю: RN100-1.9.9.03E_Gowin Software Release Note.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Flip-fl0p 4 13 мая Опубликовано 13 мая · Жалоба А как получить файлики для симуляции PSRAM ? В readme написано что: Цитата to PSRAM simulation model,please contact to FAE. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 13 мая Опубликовано 13 мая · Жалоба В 13.05.2024 в 12:32, Flip-fl0p сказал: А как получить файлики для симуляции PSRAM ? В readme написано что: У Gowin может использоваться PSRAM от разных производителей (Winbond, AP Memory Corp.). Вам для какого именно артикула Gowin модель памяти нужна? Если там используется Winbond (скорее всего W9550D8MKY), то ее модель можно скачать сайта производителя: https://www.winbond.com/hq/support/documentation/levelOne.jsp?__locale=en&DocNo=DA02-CAA100.4 (архив с этой моделью на всякий случай прилагаю). Если там используются APS3208k/APS25608N (это ОЗУ AP Memory Corp.), то их модели можно найти в некоторых референс дизайнах контроллеров PSRAM с сайта Gowin. W955D8MBY_verilog_p.zip Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Flip-fl0p 4 13 мая Опубликовано 13 мая · Жалоба 14 минут назад, StewartLittle сказал: У Gowin может использоваться PSRAM от разных производителей (Winbond, AP Memory Corp.). Вам для какого именно артикула Gowin модель памяти нужна? Если там используется Winbond (скорее всего W9550D8MKY), то ее модель можно скачать сайта производителя: https://www.winbond.com/hq/support/documentation/levelOne.jsp?__locale=en&DocNo=DA02-CAA100.4 (архив с этой моделью на всякий случай прилагаю). Если там используются APS3208k/APS25608N (это ОЗУ AP Memory Corp.), то их модели можно найти в некоторых референс дизайнах контроллеров PSRAM с сайта Gowin. W955D8MBY_verilog_p.zip 134.48 кБ · 1 загрузка Спасибо огромное ! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_4afc_ 26 14 мая Опубликовано 14 мая · Жалоба On 5/13/2024 at 11:31 AM, StewartLittle said: Из нового - расширена поддержка мелких Arora V (GW5AT-15, GW5ART-15, GW5A-25), добавлены новые IP-ядра А на GW5A в корпусах LQFP100 / LQFP144 стоит рассчитывать или GW5A пока только в BGA? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 14 мая Опубликовано 14 мая · Жалоба В 14.05.2024 в 15:53, _4afc_ сказал: А на GW5A в корпусах LQFP100 / LQFP144 стоит рассчитывать или GW5A пока только в BGA? Пока еще цен на них не дают, просят подождать... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться