Nik99997 0 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба Добрый день! Необходимо перечертить схему протокола передачи данных I2C (i2c master core) из проекта Quartus в Micro-Cap. Пытался сам, ничего не выходит. Ряда элементов не было в библиотеке элементов в Micro-Cap, либо я не нашел их сам. Есть готовый проект в Quartus. Открыв RTL Viewer, можно увидеть саму схему. В ней присутствуют триггеры, мультиплексоры, обычные лог вентили и пр. Также есть макроблоки со схемами внутри. Один из макроблоков составляет граф цифрового автомата, судя по всему его надо реализовать в виде логической схемы, а затем собрать в макроблок с соответствующими входами и выходами. После того как будет собрана схема, в Micro-Cap надо будет ее промоделировать и сравнить с результатами моделирования в ModelSim. Возможно ли вообще такое сделать? Во вложении сам проект и скриншоты схем. i2c .zip Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 218 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба 3 минуты назад, Nik99997 сказал: Возможно ли вообще такое сделать? 99% что не получится, т.к. MicroCap для этого не предназначен. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Nik99997 0 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба Возможно ли тогда в каких то других программах схемотехнического моделирования это реализовать, если в Micro-Cap не выйдет? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 218 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба На базе каких элементов должна быть решена эта задача? От ответа на этот вопрос будет зависеть выбор средств. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Nik99997 0 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба На базе всемозможных логических вентилей: И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ и тд; D-триггеров, которые будут составлять регистры; мультиплексоров; дешифраторов; сумматоров. Касаемо элемента во вложении не могу сказать, что это конкретно, но он тоже входит в состав схемы. Подключение должно быть таким же как в проекте и с теми же входами и выходами. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
byRAM 24 5 июня, 2022 Опубликовано 5 июня, 2022 (изменено) · Жалоба 38 минут назад, Nik99997 сказал: Касаемо элемента во вложении не могу сказать, что это конкретно, но он тоже входит в состав схемы. Если не ошибаюсь, это 16-разрядный цифровой компаратор. Изменено 5 июня, 2022 пользователем byRAM Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Nik99997 0 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба Скорее всего Вы правы, благодарю Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 218 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба 55 минут назад, Nik99997 сказал: На базе всемозможных логических вентилей: И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ и тд; D-триггеров, которые будут составлять регистры Боюсь при такой формулировке ваша задача не имеет решения. "Перечертить" не получится. PS: и совершенно непонятно зачем это вообще делать, если есть высокоуровневое описание в квартусе. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
firstvald 22 5 июня, 2022 Опубликовано 5 июня, 2022 · Жалоба думаю, если бы вы сказали : в базисе 74 серии или 40 серии степени свободы были бы ограничены и было бы понятно как должно выгядеть. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться