Грендайзер 0 20 июня, 2016 Опубликовано 20 июня, 2016 · Жалоба Здравствуйте. Собираю проект для EP3C120F780 в который входит ядро, для управления микросхемой 88E1111 написанное другим человеком. На ядро поступает несколько тактовых сигналов с разных источников. Один из этих сигналов ENET_RX_CLK 125МГц идущий с PHY поступает на pll где сдвигается на 90 градусов. Проект рисовали с одной из отладочных плат, но на плате данный сигнал выведен на ножку плис B14 которая является DIFFCLK_4p. В моём же случае сигнал идёт на ножку R4 являющуюся обычной пользовательской лапой. При компиляции квартус утверждает, что не можт развести проек, т.к.: Error (176554): Can't place PLL "Eth_sys:Eth_sys_inst|Et_88E1111_0:the_Et_88E1111_0|Et_88E1111_v2:et_88e1111 _0|NET_IP_core:NET_IP_core_inst|RGMII_MAC:RGMII_MAC_inst|rx_pll_phase_shifter:rx_ pll_phase_shifter_inst|altpll:altpll_component|rx_pll_phase_shifter_altpll:auto_g enerated|pll1" -- I/O pin eth_rx_clk (port type INCLK of the PLL) is assigned to a location which is not connected to port type INCLK of any PLL on the device". Может ли кто подсказать решение данной проблемы? Заранее спасибо. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 20 июня, 2016 Опубликовано 20 июня, 2016 · Жалоба Конечно. Переразвести плату, как положено. Сначала думать, потом проект в Quartus-е отлаживать, потом плату разводить. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Грендайзер 0 20 июня, 2016 Опубликовано 20 июня, 2016 · Жалоба Конечно. Переразвести плату, как положено. Может что нибудь менее радикальное? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 20 июня, 2016 Опубликовано 20 июня, 2016 · Жалоба Может что нибудь менее радикальное? Можно. Перерезать дорожки, перепаять проводами. Все равно это не окончательная версия платы. Анекдот такой был. "Доктор, а можно без ампутации...? Можно. Вот этим мажьте... сам отвалится." Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Грендайзер 0 20 июня, 2016 Опубликовано 20 июня, 2016 (изменено) · Жалоба Да там 2 микросхемы... и у обеих ножки под жёп... брюхом... дорожка в среднем слое... Может попробовать выкинуть pll и сдвигатель фазы сделать на логике... Но конечно в плане стабильности будет не комельфо. Изменено 20 июня, 2016 пользователем Грендайзер Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
krux 8 20 июня, 2016 Опубликовано 20 июня, 2016 · Жалоба обеих ножки под жёп... брюхом... дорожка в среднем слое расковыривайте переходнушки, паяйтесь к ним. сдвигатель фазы сделать на логике Создать проблемы на свою голову, а потом с ними героически бороться - это так по-русски. Научитесь признавать свои ошибки, и главное - делать из этого опыта правильные выводы. Если конечно не хотите и дальше прыгать по граблям. заниматься извращениями внутри плисины не советую - пустая потеря времени. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
dxp 65 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Да там 2 микросхемы... и у обеих ножки под жёп... брюхом... дорожка в среднем слое... Может попробовать выкинуть pll и сдвигатель фазы сделать на логике... Но конечно в плане стабильности будет не комельфо. Это входной клок данных, там не просто сдвиг, там скорее всего PLL включено в режиме компенсации задержки клока (а сдвиг-то уже и и так на внешних сигналах есть - обеспечен источником сигнала) - Source-Synchronous Compensation Mode, т.ч. ничо там вручную не насдвигаете. Посмотрите, может какая-то из входных тактовых ног PLL выведена на переходку или доступна так или иначе для сопельного монтажа. Если нет, то либо переделывать плату, либо снимать ПЛИС, подводить к ламели проводок (процарапать канавку в плате, вклеить на БФ-2 туда тонкий проводок) и ставить обратно, но это уже ювелирство, хотя обычно удаётся достичь успеха. Для макета сгодится, а там исправите плату. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Грендайзер 0 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Да, у самого из мыслей только проковырять слои... Вообщем спасибо всем за советы! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Проблема очень похожа на мою. ссылка Только вот у меня простой переразводкой не обойдётся,придётся переходить на более толстую плисину. Решил пока подождать плату и попробовать. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
BSACPLD 15 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Попробуйте довернуть клок не с помощью PLL, а с помощью ALTCLKCTRL настроенной в качестве глобального буфера. В этом случае при прохождении клока через глобальный буфер будет получаться задержка порядка 1,2 нс, что должно быть вполне достаточно. Также задержки можно крутить и в 88E1111. Посмотрите в datasheet описание 20 регистра. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
krux 8 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Попробуйте довернуть клок не с помощью PLL, а с помощью ALTCLKCTRL настроенной в качестве глобального буфера. В этом случае при прохождении клока через глобальный буфер будет получаться задержка порядка 1,2 нс, что должно быть вполне достаточно. Также задержки можно крутить и в 88E1111. Посмотрите в datasheet описание 20 регистра. если по совокупности, - то время, потраченное FPGA-инженером на обход косяка трассировки, будет стоит дороже, чем суммарная стоимость переразводки+изготовления платы. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба если по совокупности, - то время, потраченное FPGA-инженером на обход косяка трассировки, будет стоит дороже, чем суммарная стоимость переразводки+изготовления платы. Даже в моём случае (+1Кбакс)? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
1891ВМ12Я 0 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба Может ли кто подсказать решение данной проблемы? Заранее спасибо. У Вас есть плата (возможно отладочная покупная) на которой 88E1111 работает? Признаться, у меня даже с правильно разведенной платой (заранее проверял в квартусе разводимость прежде чем схему делать) есть траблы с 88E1111, а если пытаться исправлять такую фатальную ошибку вроде клоков ПЛИС - то это однозначно переразводить. Когда сделаете новую плату - будем вместе побеждать :) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
BSACPLD 15 21 июня, 2016 Опубликовано 21 июня, 2016 · Жалоба а если пытаться исправлять такую фатальную ошибку вроде клоков ПЛИС - то это однозначно переразводить. Отнюдь. Я работал с парой чужих плат где клоки были заведены на обычные пины. И я всегда обходился без PLL. Доворачивал их с помощью задержек либо в ПЛИС, либо в самой микросхеме PHY. Главное было пропустить их через глобальный буфер и получить временной сдвиг в пределах 1,1-1,9нс. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 22 июня, 2016 Опубликовано 22 июня, 2016 · Жалоба а если пытаться исправлять такую фатальную ошибку вроде клоков ПЛИС - то это однозначно переразводить. А Вы забыли что например, в шинах с DDR наоборот рекомендуется клок формировать как дополнительный разряд данных(обычными портами IO)? Это я к тому что в ответах присутствуют только намёки,что мол это не хорошо и нет ни одного конкретного ответа к каким последствиям это может привести. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться