_sda 0 31 мая, 2016 Опубликовано 31 мая, 2016 · Жалоба После длительного процесса компоновки сигналов нового проекта по банкам выяснилось что для одного клокового сигнала не хватает входной ножки глобального клока в нужном банке(с соответствующим питанием). Есть 24 линии входных данных сопровождаемых клоком, шина данных - DDR LVDS. Клок - LVDS, частота 250 МГц. Пока приходит шальная мысль использовать для клока в качестве входного обычный порт LVDS I/O , с него сигнал направить на глобальную трассу, потом поставить PLL и уже его выходным клоком тактировать входные данные. До этого всегда использовал ножки глобального клока, но тут случай нештатный - все банки уже заняты. Что скажете коллеги? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Lmx2315 5 3 августа, 2017 Опубликовано 3 августа, 2017 · Жалоба чем дело кончилось? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 3 августа, 2017 Опубликовано 3 августа, 2017 · Жалоба чем дело кончилось? Да нормально закончилось. Уже второй год применяю этот режим - проблем не заметил. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
bogaev_roman 0 3 августа, 2017 Опубликовано 3 августа, 2017 · Жалоба Да нормально закончилось. Уже второй год применяю этот режим - проблем не заметил. Я правильно понимаю, что Вы использовали мегафункцию SERDES и к качестве входного клока использовали выход PLL? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_sda 0 3 августа, 2017 Опубликовано 3 августа, 2017 · Жалоба Я правильно понимаю, что Вы использовали мегафункцию SERDES и к качестве входного клока использовали выход PLL? Нет, речь идёт о параллельной шине данных 24 бит между двумя FPGA. Входной клок приходит от FPGA-передатчика(25-й бит данных). Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться