izevs 0 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Работаю в ISE 13.3 проекты для Spartan 6 Schematic. Минимальные изменения схемы (просто вывод какой либо цепи на контрольную точку )сильно влияют на трассировку ПЛИС вплоть до потери работоспособности схемы. Есть ли в ISE Schematic какие либо установки , позволяющие максимально сохранять предыдущую разводку при минимальных изменениях схемы. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
litv 0 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Кое как работаете . Надо временные ограничения накладывать на проект. Тогда трассировщик сам выполнит разводку для тактовой частоты например и тд... Вы о них слышали? См https://www.youtube.com/watch?v=dRM0HVdqvZo Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
izevs 0 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Большое спасибо.Временными ограничениями пользовался на старых системах проектирования Xilinx.Был большой перерыв в работе. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iosifk 3 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Работаю в ISE 13.3 проекты для Spartan 6 Schematic. Минимальные изменения схемы (просто вывод какой либо цепи на контрольную точку )сильно влияют на трассировку ПЛИС вплоть до потери работоспособности схемы. Есть ли в ISE Schematic какие либо установки , позволяющие максимально сохранять предыдущую разводку при минимальных изменениях схемы. Можно сохранять привязку вплоть до триггера, но это очень муторно и будет влиять на разводку. Т.к. возможно, что не разведется. Когда проект рушится, то это скорее всего асинхронщина, неправильное пересечение клоковых доменов и неправильно сделанные автоматы... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
bogaev_roman 0 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Когда проект рушится, то это скорее всего асинхронщина, неправильное пересечение клоковых доменов и неправильно сделанные автоматы... Ну может там логика занимает более 90% кристалла, тут уже нужно конкретно проект рассматривать. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
1891ВМ12Я 0 12 мая, 2016 Опубликовано 12 мая, 2016 · Жалоба Работаю в ISE 13.3 проекты для Spartan 6 Schematic. Минимальные изменения схемы (просто вывод какой либо цепи на контрольную точку )сильно влияют на трассировку ПЛИС вплоть до потери работоспособности схемы. Есть ли в ISE Schematic какие либо установки , позволяющие максимально сохранять предыдущую разводку при минимальных изменениях схемы. Метастабильность, на грани... Как уже выше написали - это отсутствие "констреинтов". Не должна себя вести так схема что чуть переделалось и всё сломалось. Лучше не сохранять такую схему, а как можно дальше уйти от такой жуткой практики :) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kira66 0 18 мая, 2016 Опубликовано 18 мая, 2016 (изменено) · Жалоба A SmartGuide включать не использовали? Теоретически, он предназначен именно для ваших целей, и процесс разводки обычно существенно ускоряет. Практически бывает по разному, в зависимости от внесенных изменений - может и ухудшить результат. Изменено 18 мая, 2016 пользователем kira66 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться