Перейти к содержанию
    

ilya79

Свой
  • Постов

    180
  • Зарегистрирован

  • Посещение

Сообщения, опубликованные ilya79


  1. Огромное спасибо! Хотелось бы узнать присутсвует ли некоторый формализм при разработке ? Т.е. когда разработчику дают задание на модуль , то к ниму прилагаються временные диагарамы или он делает их под себя?

  2. Уважаемый All поделитись опытом или ссылками на документацию по subj pls !

    Раньше когда в проекте участвовало 3-4 человека стыковка модулей происходила достаточно безболезненно, но при рарзростании колектива до 10-12 человек(правда и сложность проектов возрасла) огромное количество времени стало уходить именно на стыки модулей. Где-то читал что на западе принято что модуль делает один разработчик а тест для него пишет другой! Кто нибудь использовал данную методику ? Пишет ли кто-нибудь поведенчискую модель системы целиком?

  3. Вроде maxskew как раз и рассчитывает разброс задержик, и если требования не выполняються то выдает warning. Если хочется посмотреть какой разброс при выпоненном ограничении, то можно открыть FPGA Editor выделить интересующую цепь и нажать F2( не очень удобно но оценить разброс можно).

  4. В защиту ISE (XST) : Пример кода который сьедает ISE(XST) и плюется Synplify 7.6 .

    reg [15:0] rgBUS=16'dFEFF;

    Также ISE поддерживает инициализацию памяти путем чтения данных из файла (fopen , fread(verilog)). Мелочь а приятно! А вообще я тоже пользуюсь в основном Synplify ,из-за более удобного RTL schematic:))

  5. Спасибо за совет по soft! Cadence Power Integrity входит в PSD или Spectra?

    Не совсем понятно как вы делаете сдвиг переходных отверстий. Сдвиг делается за счет дорожек на слое "Top" под кристаллом ? Вроде 0402 должны влазить и без сдвига если под 45 градусов. Вы используете "глухие" переходные отверстия ?

  6. Тема старая , но очень актуальная для всех как мне кажеться:)

    Кто ставил оные на ПЛИСЫ с шариками поделитесь опытом pls!

    В частности если не удается разместить рекомендованное количество прямо на ногу ПЛИС имеет ли смысл конденсатор вешать где-то недалеко прямо на Vcc и GND ?

    Не совсем понятно как связана резонансня частота конденсатора и его эффективность как блокировочного? Ведь говоря о резонансной частоте подразумевается гармоническое воздействие на элемент , а тут имеем дело с фронтом сигнала!

    Кто-какие номиналы ставит ?

    Xilinx рекомендует диапазон номиналов, а у Alter'ы в какомто app (точно не помню) приводяться результаты тестов с разнами номиналыми и получаеться что достаточно всего двух!

×
×
  • Создать...