Перейти к содержанию
    

ilya79

Свой
  • Постов

    180
  • Зарегистрирован

  • Посещение

Весь контент ilya79


  1. Пробовал 6.1 под ASP Linux 9.2 , все что касаеться графики и идет через Wine(эмулятор Win) тормоз жуткий, а что успели под Linux работает шустро.
  2. Igor_S: Рекомендую софт типа "SpeedXP" от Sigrity, или Power Integrity от Cadence. Сейчас тоже разбираюсь с Cadence.
  3. Огромное спасибо! Хотелось бы узнать присутсвует ли некоторый формализм при разработке ? Т.е. когда разработчику дают задание на модуль , то к ниму прилагаються временные диагарамы или он делает их под себя?
  4. Уважаемый All поделитись опытом или ссылками на документацию по subj pls ! Раньше когда в проекте участвовало 3-4 человека стыковка модулей происходила достаточно безболезненно, но при рарзростании колектива до 10-12 человек(правда и сложность проектов возрасла) огромное количество времени стало уходить именно на стыки модулей. Где-то читал что на западе принято что модуль делает один разработчик а тест для него пишет другой! Кто нибудь использовал данную методику ? Пишет ли кто-нибудь поведенчискую модель системы целиком?
  5. Вроде maxskew как раз и рассчитывает разброс задержик, и если требования не выполняються то выдает warning. Если хочется посмотреть какой разброс при выпоненном ограничении, то можно открыть FPGA Editor выделить интересующую цепь и нажать F2( не очень удобно но оценить разброс можно).
  6. В защиту ISE (XST) : Пример кода который сьедает ISE(XST) и плюется Synplify 7.6 . reg [15:0] rgBUS=16'dFEFF; Также ISE поддерживает инициализацию памяти путем чтения данных из файла (fopen , fread(verilog)). Мелочь а приятно! А вообще я тоже пользуюсь в основном Synplify ,из-за более удобного RTL schematic:))
  7. Если внимательно почитать pdf-ы то SystemC поддерживается, а про чистый C++ это реклама!
  8. Нет смысла ставить Altera Edition он урезан! Лучше поставить 6.0 SE и перекомпилить библиотеки.
  9. Спасибо за совет по soft! Cadence Power Integrity входит в PSD или Spectra? Не совсем понятно как вы делаете сдвиг переходных отверстий. Сдвиг делается за счет дорожек на слое "Top" под кристаллом ? Вроде 0402 должны влазить и без сдвига если под 45 градусов. Вы используете "глухие" переходные отверстия ?
  10. Тема старая , но очень актуальная для всех как мне кажеться:) Кто ставил оные на ПЛИСЫ с шариками поделитесь опытом pls! В частности если не удается разместить рекомендованное количество прямо на ногу ПЛИС имеет ли смысл конденсатор вешать где-то недалеко прямо на Vcc и GND ? Не совсем понятно как связана резонансня частота конденсатора и его эффективность как блокировочного? Ведь говоря о резонансной частоте подразумевается гармоническое воздействие на элемент , а тут имеем дело с фронтом сигнала! Кто-какие номиналы ставит ? Xilinx рекомендует диапазон номиналов, а у Alter'ы в какомто app (точно не помню) приводяться результаты тестов с разнами номиналыми и получаеться что достаточно всего двух!
  11. Залил ChipScope в upload/FPGA/Chipscope. Надеюсь что dll-ка для crack та котороя нужна(у меня их несколько версий было хотя на работе и с этой завелся ). Если не подойдет напиши скину другую.
  12. Зарегистрируйся на сайте Xilinx и слей trial версию. :))) Или если кто-нибудь даст пароль к FTP залью вместе с crack.
  13. А чем ChipScope плох ? В последней версии 6.2 появилось много полезного. Особенно народ на работе в восторге от VIA . Позволяет загонять данные в ПЛИС с компа.
×
×
  • Создать...