реклама на сайте
подробности

 
 
3 страниц V  < 1 2 3  
Reply to this topicStart new topic
> Вышла версия 2.1 отечественной САПР электроники Delta Design
omally
сообщение May 3 2017, 10:57
Сообщение #31


Участник
*

Группа: Участник
Сообщений: 19
Регистрация: 22-02-17
Из: Москва
Пользователь №: 95 545



Цитата(dmitry-tomsk @ May 3 2017, 10:45) *
Смысл тут простой, УГО ставится на схему, там уже не будет ошибок с питанием и стандартами банков плис, затем нужно из xdc сделать импорт имён цепей, подключенных к указанным в xdc ножкам плис и разрешить пользователю указать, какие цепи сваппируемые между собой (задать имя свап группы). После разводки платы сделать обратную операцию - создать xdc c обновлёнными номерами пинов согласно именам цепей (предполагается, что в процессе трассировки конструктор переставил местами сваппируемые ножки).

Сейчас такой поддержки нет, но планируем реализовать эту функциональность, сроки пока назвать не могу. Спасибо, что обратили на это внимание.
Go to the top of the page
 
+Quote Post
dmitry-tomsk
сообщение May 4 2017, 09:42
Сообщение #32


Знающий
****

Группа: Свой
Сообщений: 633
Регистрация: 18-02-05
Пользователь №: 2 741



Цитата(omally @ May 3 2017, 14:57) *
Сейчас такой поддержки нет, но планируем реализовать эту функциональность, сроки пока назвать не могу. Спасибо, что обратили на это внимание.

Если ещё будет или есть в редакторе платы авто свап в пределах группы для минимизации пересечений линий соединения выводов, то это будет круче cadence и mentor. У них это изначально не было заложено, поэтому пришлось делать отдельные программы для первоначального unravel. То есть ставите рядом с плис ацп, например, шина данных по netlines (ratnet) или как у Вас там это называется, имеет кучу пересечений, нажали кнопку и выделенные цепи автоматом поменялись выводами у плис. Чтобы не портить схему на back annotation на уго плис вполне допустимо поменять местами свойства выводов (pin name/pin number). У ментора и cadence по-другому сделано, но у них не удобно и уже забодало ходить по кругу и обновлять всё по очереди, а в альтиуме поддержки последних поколений плис вообще нет. Научитесь парсить IO reports vivado и квартуса и пользователям не придётся ждать обновления сапр при появлении новых плис. Формат io reports годами не меняется.

Остаётся надеяться только, что Ваш проект примет коммерческую направленность и будет развиваться, а не станет забытым мертвяком, когда пройдёт эта дурь с импортозамещением.
Go to the top of the page
 
+Quote Post
AlexandrV
сообщение May 4 2017, 14:08
Сообщение #33





Группа: Новичок
Сообщений: 3
Регистрация: 25-01-11
Из: Санкт-Петербург
Пользователь №: 62 462



Цитата(TSlicer @ May 2 2017, 21:12) *
Скачивал, смотрел DD, а также ваш симулятор SimOne. Более того, предложил по последнему стать бета-тестером, благо знаю большинство доступных симуляторов.
Внятного ответа не получил - наверное амбиции разработчика. Бывает sm.gif


Добрый день!

По поводу бета-тестирования SimOne: просто пришлите свое предложение непосредственно разработчикам - prikota@eremex.com и вопрос решится.

Амбиции у разработчиков, конечно, присутствуют, но в этом вопросе они не причем.)))
Go to the top of the page
 
+Quote Post
nikellanjilo
сообщение May 10 2017, 14:36
Сообщение #34





Группа: Участник
Сообщений: 8
Регистрация: 30-07-15
Пользователь №: 87 784



Цитата(dmitry-tomsk @ May 3 2017, 11:45) *
После разводки платы сделать обратную операцию - создать xdc c обновлёнными номерами пинов согласно именам цепей (предполагается, что в процессе трассировки конструктор переставил местами сваппируемые ножки).

Про подгрузку xdc, ну или ucf для 6-го поколения, в Altium - понятно... но про обратную выгрузку расскажите по-подробней. Насколько я знаю обратно можно выгрузить .Constraint из Schematic'а, а дальше использовать вот эту приблуду для конвертации в ucf. Поделитесь опытом rolleyes.gif
Go to the top of the page
 
+Quote Post
omally
сообщение Jun 5 2017, 14:17
Сообщение #35


Участник
*

Группа: Участник
Сообщений: 19
Регистрация: 22-02-17
Из: Москва
Пользователь №: 95 545



В продолжение разговора.

Опубликовано видео с семинара, проходившего в рамках выставки "Экспоэлектроника-2017".
Руководитель разработки и архитектор системы Delta Design Сергей Пилкин рассказывает о возможностях коллективной работы , новых функциях и планах развития системы.
Go to the top of the page
 
+Quote Post

3 страниц V  < 1 2 3
Reply to this topicStart new topic
2 чел. читают эту тему (гостей: 2, скрытых пользователей: 0)
Пользователей: 0

 


RSS Текстовая версия Сейчас: 24th July 2017 - 14:36
Рейтинг@Mail.ru


Страница сгенерированна за 0.03922 секунд с 7
ELECTRONIX ©2004-2016