new123 0 8 августа, 2018 Опубликовано 8 августа, 2018 (изменено) · Жалоба Коллеги, я временно сдаюсь и прошу очередного совета опытных =)) Не могу подцепить нормально refclk от матери на stratix v. Что делаю? 1) Назначаю стандарт, все как надо HCSL и DC_COUPLING_EXTERNAL_RESISTOR. Плата распаяна как надо. к refclk на стратикс подтянута gnd через 50ом. 2) По совету коллеги Rob, за неимением осциллографа, прокинул сигнал refclk. Запитал от него диод и на всякий случай инкрементирую некий счетчик. И вот тут самое интересное. Спустя 54млсек после старта диод мой загорается, а счетчик инкрементируется ровно 2 раза и все. И застывает. То есть я получаю всего 2 такта от refclk и он замирает. Сам refclk замирает в состоянии 1. Навечно. 3) Вчера, коллега Rob предположил, что я не успеваю подготовиться за 100млсек согласно стандарту. С чем я был очень согласен.. Но сделав подробно сегодня логи старта, я вижу, что сигнал PCIE_PERST ставится в 1 (что говорит о старте после 100млсек) спустя много много времени после замирания клока refclk. То есть подводя итоги, пока шина pcie дает мне время подготовиться, где то посредине начинает поступать refclk и умирает в 1. Что такое может быть? Куда копать? Пока ума не приложу. Может клок нужно правильно описать в sdc? Заранее спасибо за любые советы. Изменено 8 августа, 2018 пользователем new123 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 9 августа, 2018 Опубликовано 9 августа, 2018 · Жалоба Коллеги, дурацкий вопрос. Если у меня на плате внешняя pll пускает сигнал без ведома (на выходе pll припаяли не конденсатор, а резистор) в стратикс на reference clock на левую сторону (пусть это будет refclk3l) При этом, я пытаюcь на этой же стороне снять клок с pcie на refclk1l Может ли этот "левый" сигнал с pll портить мне всю картину и я не могу получить клок с pcie? Грубо говоря, не засоряет ли он всю reference clock network? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 13 августа, 2018 Опубликовано 13 августа, 2018 (изменено) · Жалоба На плате с Cyclone V refclk 1.5V PCML и включен внутренний согласующий резистор 100 Ом. Такое же подключение было и в альтеровской референсной разработке. Больше никаких резисторов и конденсаторов на плате не подключено. Изменено 13 августа, 2018 пользователем Yuri124 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 13 августа, 2018 Опубликовано 13 августа, 2018 (изменено) · Жалоба На плате с Cyclone V refclk 1.5V PCML и включен внутренний согласующий резистор 100 Ом. Такое же подключение было и в альтеровской референсной разработке. Больше никаких резисторов и конденсаторов на плате не подключено. спасибо, я видел, что на каких то альтеровских досках чуть по другому. но на моем стратиксе 5 точно стоят два резака прям у пинов по 50Ом, подтянутые на землю. В Handbook есть такая схема описанная для hcsl. Я уже закинул вопрос на альтеру. Там мне потихоньку отвечают. Мысль от всего этого пришла, что джиттер большой. Посмотрел chip planner, квартус назначает действительно atx pll далековато от пинов. Сейчас экспериментирую, назначаю сам нужную atx pll, кол-во полученных тактов refclk на счетчике меняется, но частота пока не захватывается. Еще на альтере рассказали, что они не берут частоту с pcie. А берут со своей платы. Для меня это новость, я не знал что можно у себя взять. Думал там как то pcie синхронизируется по общему клоку. Изменено 13 августа, 2018 пользователем new123 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 13 августа, 2018 Опубликовано 13 августа, 2018 · Жалоба Коллеги, может кто знает, как для Stratix V выставить опцию, подсвеченную красным? Как она называется. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 13 августа, 2018 Опубликовано 13 августа, 2018 · Жалоба спасибо, я видел, что на каких то альтеровских досках чуть по другому. 1. но на моем стратиксе 5 точно стоят два резака прям у пинов по 50Ом, подтянутые на землю. В Handbook есть такая схема описанная для hcsl. 2. Еще на альтере рассказали, что они не берут частоту с pcie. А берут со своей платы. Для меня это новость, я не знал что можно у себя взять. Думал там как то pcie синхронизируется по общему клоку. 1. Ну не знаю - Вы уверены, что там стандарт hcsl - имею в виду, на материнках, которые этот клок выдают на карту с pcie? 2. Врут. У меня работает их пример, частота берется 100 МГц именно от материнки компа. Хотя, насколько помню, можно и свой использовать. Посмотрите исходники - откуда берется этот клок. В Qsys есть галки, где в блоке pcie можно выбрать клок. Насколько я понял, можно выбрать 100 или 125 МГц, или свой внутренний 62,5 МГц - по крайней мере, в моем примере так (Quartus II 15). Может, не тот клок выбран, потому и обрывается. как для Stratix V выставить опцию, подсвеченную красным? Assignment - Assignment editor - и там написать требуемое ? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 13 августа, 2018 Опубликовано 13 августа, 2018 · Жалоба 1. Ну не знаю - Вы уверены, что там стандарт hcsl - имею в виду, на материнках, которые этот клок выдают на карту с pcie? я немного наблатыкался. У меня сейчас много мануалов. Где hcsl можно легко в cml переделать. Например вот тут https://www.idt.com/document/apn/891-drivin...er-hcsl-outputs Правда там на матери кондеры должны стоять. Вообще я изучил pcie стандарт, там именно hcsl указан. Может что то путаю. Assignment - Assignment editor - и там написать требуемое ? да. Либо в qsf файле. Я для циклона 5 и Арии 5 нашел. А для стратикса нет, как будто не предусмотрено. Посмотрите исходники - откуда берется этот клок. В Qsys есть галки, где в блоке pcie можно выбрать клок. Насколько я понял, можно выбрать 100 или 125 МГц, или свой внутренний 62,5 МГц - по крайней мере, в моем примере так (Quartus II 15). Может, не тот клок выбран, потому и обрывается. Клок берется с пинов. Они называются dedicated refclk pin. А вот на пины подается частота с pll на плате. 100, 125 и 62.5 - это указывать для самой корки, какая частота подается на ATX PLL (или CMU) с этих самых пинов. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 13 августа, 2018 Опубликовано 13 августа, 2018 (изменено) · Жалоба Коллеги, может кто знает, как для Stratix V выставить опцию, подсвеченную красным? Не дочитал всего лишь 1 лист мануала =) set_parameter -name reserved_channel true Изменено 13 августа, 2018 пользователем new123 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 14 августа, 2018 Опубликовано 14 августа, 2018 · Жалоба Клок берется с пинов. Они называются dedicated refclk pin. А вот на пины подается частота с pll на плате. 100, 125 и 62.5 - это указывать для самой корки, какая частота подается на ATX PLL (или CMU) с этих самых пинов. Вы, конечно, правы, что-то я к вечеру перегрелся. У Альтеры есть пример для их кита на Cyclone V - pcie плата, которая вставляется в pcie разъем материнской платы. Этот же пример должен работать и на Stratix V. Я не вдавался специально вглубь, по какому стандарту сделан 100 МГц refclk, который приходит на эту плату с материнки, а тупо посмотрел как это сделано в их примере. По поводу hcsl Вы правы (https://www.idt.com/document/apn/808-pci-expresshcsl-termination), но у меня на pcie плате стоит 100 Ом согласующий между + и - ногами дифф. входа (внутри микросхемы) - и работает :) Не может быть так, что 50 Ом-ные согласующие резисторы стоят на обеих концах линии? - и уровень сигнала маловат. А реконфигурационный контроллер и драйвер у Вас применен? Может, что-то с ними не так... В каком-то альтеровском документе было упоминание, что с ними может быть что-то не так и, насколько помню, рекомендовали подать какие-то константы. Но это был не мой случай, поэтому глубоко не смотрел. Возможно, и Вам оно не особо нужно - я тогда смотрел доки по configuration via pcie. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 14 августа, 2018 Опубликовано 14 августа, 2018 · Жалоба А реконфигурационный контроллер и драйвер у Вас применен? контроллер конечно. Драйвер нет, даже не знаю зачем он. Я начал вообще с низов сейчаc. Запускаю только PHY IP CORE PCIE. Пока вообще с частотой не выходит. 1) С PCIE могу захватить только пару тактов 2) Альтера мне ясно сказала, что лучше пользоваться своей частотой с платы, как они делают на всех своих досках. 3) Обчитался в инете, кто то умудряется запускать прям с глобального клока альтеры. Решил пойти таким же путем. Взял синтезировал частоту на fPLL, развел все руками на chip planner. Поставил все друг с дружкой (квартус сам не может развести). Применил все настройки для bonding банков для 8x gen3, назначил atx pll 0 от первого банка, как в мануале, 4 канал поставил резервным для передачи клока в другой банк. Все равно, atx pll не может захватить частоту. Что то не доделываю я. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Yuri124 1 14 августа, 2018 Опубликовано 14 августа, 2018 (изменено) · Жалоба А если попробовать что-то попроще, скажем - х4 Gen2 ? Все трансиверы расположить в одном банке. У альтеры (в моем примере) реконфигурационный контроллер и драйвер вместе были сразу из ихнего примера. Может, в Вашей версии софта их объединили в один IP Еще, помнится, для более младших вариантов pcie (Gen1) можно было их не применять. И еще - эти реконфигурационные штуки в альтеровском примере тактируются 100 МГц от отдельного расположенного на борде генератора. 3) Обчитался в инете, кто то умудряется запускать прям с глобального клока альтеры У меня refclk идет с материнки на дифф. вход refclk микросхемы, который расположен в банке с трансиверами. pcie x4 gen2 - на большее микра не способна. Изменено 14 августа, 2018 пользователем Yuri124 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 18 октября, 2018 Опубликовано 18 октября, 2018 (изменено) · Жалоба Кстати говоря, подняли камень силами специалистов с форума, а там 7 и 8 линии pcie отключены, просто сняты пятаки с площадки. Зачем это сделал предыдущий хозяин не понятно. + Камень подпален на пару банков. Сейчас карта на кап ремонте, с заменой всех источников питания, заменой камня, заменой pll на борту. Все новое, кроме камня (но он похоже совсем совсем живой). Посмотрим что из этого выйдет в итоге. Бюджет уже карты конечно не как новой, но все равно вот так покупать бу карты на ебее, зато опять очень многое познал =)) Изменено 18 октября, 2018 пользователем new123 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Flood 12 19 октября, 2018 Опубликовано 19 октября, 2018 · Жалоба 15 часов назад, new123 сказал: Кстати говоря, подняли камень силами специалистов с форума, а там 7 и 8 линии pcie отключены, просто сняты пятаки с площадки. Зачем это сделал предыдущий хозяин не понятно. + Камень подпален на пару банков. "Сняты пятаки" - это значит что под BGA чипом не было контактных площадок? Возможно, их потеряли при снятии чипа. Так бывает, особенно если недогреть и тянуть - пятаки аккуратно отрываются. С другой стороны, если перегреть - чип взрывается изнутри :) Радости бессвинцовых технологий... 15 часов назад, new123 сказал: Сейчас карта на кап ремонте, с заменой всех источников питания, заменой камня, заменой pll на борту. Ей-богу, проще было бы выбросить... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
new123 0 19 октября, 2018 Опубликовано 19 октября, 2018 (изменено) · Жалоба 58 minutes ago, Flood said: Ей-богу, проще было бы выбросить... Наверняка вы гораздо опытней меня и поэтому вам проще судить. А что поделать обычному физ лицу, который мало что понимает, но очень хочется научиться работать на платах такого класса. 7-8к$ выкладывать за раз за новую, боясь там что то спалить, тоже как то не комильфо. Плата сейчас к счастью попала в очень надежные руки, я уверен в успехе =). Ну и я получил неописуемый опыт и знания. Не думаю, что за год, на новой я смог бы понять такие мелочи на уже готовых прошивках производителей плат. Так что думаю мы ее подымем и она будет пахать по назначению. Затраченный бюджет в разы меньше 7-8к$. Но есть потраченное время. На пути решения вопросов попадались очень хорошие люди =)) Ввязался бы еще раз теперь в такую историю. Скорее всего да. Сейчас бы я решил такие проблемы гораздо быстрее. Изменено 19 октября, 2018 пользователем new123 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Flood 12 19 октября, 2018 Опубликовано 19 октября, 2018 · Жалоба 1 час назад, new123 сказал: Наверняка вы гораздо опытней меня и поэтому вам проще судить. А что поделать обычному физ лицу, который мало что понимает, но очень хочется научиться работать на платах такого класса. Опыт вещь полезная. Обучение на битой плате с неизвестной схемой - то еще удовольствие, этот путь сложно назвать оптимальным для начинающего. Если на плате паленый чип, и есть запасной (который не жалко пустить на эксперименты) - можно его заменить и надеяться на лучшее. Но менять практически всю обвязку целиком (т.е. и чип, и питание, и клоки) - может быть оправданно только в том случае, если вам жизненно необходима именно эта плата (например, есть ПО, которое работает только на ней и т.п.). В противном случае вы просто цепляетесь за кусок текстолита. Убитое на это время можно было бы потратить на изучение какого-нибудь редактора плат в попытке сделать свой собственный аналог, раз уж хочется освоить весь этот непростой процесс. Пользы будет в целом больше, да и удовлетворение от процесса выше. А уж от результата тем более :) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться