Перейти к содержанию
    

Помогите найти требуемый уровень сигнала CLK

Вообщем не могу найти где в документации на AD9834  сказано какой требуется уровень на вход MCLK  (туда кварцевый генератор подключается ). у меня генератор даёт размах 1вольт примерно от пика до пика и этого не хватает .

В документации в описании на против ножки 8 MCLK написано  Digital Clock Input. DDS output frequencies are expressed as a binary fraction of the frequency of MCLK. The output frequency accuracy and phase noise are determined by this clock.

Отсюда никак не следует какой уровень нужен 

 

так же почитал (ещё не полностью )  их часто задаваемые вопросы там написано что превышать уровень REF CLK плохо а слишком низкий может вообще не работать , но какой нужен по норме где найти ?? 

If I violate the proper logic level of the REF CLK (that is, underdrive or overdrive it), what can I expect?

If you overdrive the REF CLK input(s), you may forward bias diodes that are present at the input for ESD protection. These diodes terminate to VCC and GND; therefore forward biasing them could dump digital noise on power or GND busses. It is important to maintain a good AC ground at both GND and all power pins.

If you underdrive the REF CLK input(s) you may experience intermittent problems such as glitches on the DAC output; or the part may not respond at all. The presence of a sufficient REF CLK signal on the device can be quickly checked by monitoring the power supply current (digital). If the input REF CLK circuitry is not switching, the total current will be significantly reduced. This is because the DDS consists of mostly CMOS digital circuitry which does not draw much current when not switching.

 

прикладываю пару документов которые читал но не могу понять где там про уровень 

AD 9834 UG-266.pdf AD9834.pdf

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Естественно, Табл.1 паспорта и в ней раздел "LOGIC INPUTS", это же обыкновенный логический вход.

Если нужно от внешнего генератора усилить, для этого обычно ставят 74LVC1GU04, сигнал через конденсатор и резистор с выхода на вход, в паспорте нарисован пример.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

6 минут назад, Plain сказал:

Естественно, Табл.1 паспорта и в ней раздел "LOGIC INPUTS", это же обыкновенный логический вход.

Если нужно от внешнего генератора усилить, для этого обычно ставят 74LVC1GU04, сигнал через конденсатор и резистор с выхода на вход, в паспорте нарисован пример.

я правильно трактую что размах пиктупик должен быть вверху выше 2 вольт и внизу ниже 0,7 при питании от 3,3 ??

 

ad9834.png

Изменено пользователем RR2021

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Да, но если подавать такие нецифровые уровни, можно перегреть вход сквозным током его транзисторов, поэтому лучше собрать правильный генератор, вышепредложенный логический элемент на это тоже способен.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

27 минут назад, Plain сказал:

 поэтому лучше собрать правильный генератор, вышепредложенный логический элемент на это тоже способен.

1. это по схеме на рисунке 12, получается что при питании от 3.3в он будет выдавать максимум 1.8 пиктупик? И лучше записывать триггер от 4,5? Чтоб не перегреть вход AD9834

2. А частоту 50 МГц он пропустит нормально?

3. Мой генератор выдает примерно 1 в пиктупик, этого достаточно будет ведь там урони входа вот такие?

HIGH-level input voltage 0.75 × VCC 

LOW-level input voltagе 0.25 × VCCScreenshot_2023-03-03-16-45-11-95.thumb.jpg.b29167474b3c81979c0552c1b1f7634c.jpg

 

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Если без R1 на Рис.12, то предел 75 МГц, т.е. его надо убрать.

Ну ещё вместо этой можно 74LVC1G14 применить, тоже с развязывающим конденсатором и выставив делителем на входе середину паспортных порогов, т.е. 1,3 В.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

А почему бы такую микросхему не применить ?

SN74LV1T125 Single Power Supply Single Buffer Gate with 3-State Output CMOS Logic Level Shifter

image.png.08bad4a96bcc1b9360843efa03740aa8.png

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

В 03.03.2023 в 17:42, Plain сказал:

Если без R1 на Рис.12, то предел 75 МГц, т.е. его надо убрать.

Ну ещё вместо этой можно 74LVC1G14 применить, тоже с развязывающим конденсатором и выставив делителем на входе середину паспортных порогов, т.е. 1,3 В.

спасибо , кажись всё получилось с аналогом 74LVC1G14

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...