sti1706 0 5 апреля, 2011 Опубликовано 5 апреля, 2011 (изменено) · Жалоба В XILINX ISE SCHEMATIC 12.3, необходимая схема не влазит на одну страницу, даже формата А0, Там есть функция добавить еще одну страницу, но мне не понятно как сделать переходы с одной на другую. Изменено 5 апреля, 2011 пользователем sti1706 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
iosifk 3 5 апреля, 2011 Опубликовано 5 апреля, 2011 · Жалоба .... схема не влазит на одну страницу,.... А что это значит на русском? Не могли бы перевести? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
eugen_pcad_ru 0 5 апреля, 2011 Опубликовано 5 апреля, 2011 · Жалоба У меня схожая проблема: поясню Объясните пожалуйста чайнику, как задействовать цепи с одинаковыми именами на разных страницах ise-дизайна? Поясню: на 3-м листе с выхода регистра есть скажем сигнал "Outp(0)". На первом листе этот сигнал (входящий в шину) надо задействовать для управления мультиплексором. ise 12.4 выдает ошибку типа "Мulti-sоurce in Unit <Tор> оn signal <Outp<0>>; this signаl is connесted tо multiрle drivеrs". может кто ответит или поделится ссылкой, где читать? P.S.: Во всех примерах от хilinх-a в схематике только однастраничные дизайны P.P.S.: Думал, что указав одинаковые имена проблемы вообще не возникнет... Или мои лыжи не едут? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
NikSave 0 5 апреля, 2011 Опубликовано 5 апреля, 2011 · Жалоба Просто ииспользуйте одинаковые имена цепей. Пространство имен на всех листах схемы едино - это факт, поскольку сам так постоянно работаю, схема до 10 листов никаких проблем. Удачи. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
sti1706 0 5 апреля, 2011 Опубликовано 5 апреля, 2011 · Жалоба Одинаковые имена имена не получается сделать - выдает ошибку что это имя уже используется и необходимо задать другое. Буду благодарен, если выложите какой нибудь простой пример многостраничного проекта. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 6 апреля, 2011 Опубликовано 6 апреля, 2011 · Жалоба В XILINX ISE SCHEMATIC 12.3, необходимая схема не влазит на одну страницу, даже формата А0, Там есть функция добавить еще одну страницу, но мне не понятно как сделать переходы с одной на другую. Только иерархия! Symbol->Push into Symbol По проекту... Создание одним элементом Create Schematic Symbol Следите за Top Module... --------------- off topic Кстати если все символы сделаны под HDL топовый файл *.vhf очень быстро перевести в числый HDL проект. Так что схематик очень помогает быстро трудиться! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
zherdiy 0 6 апреля, 2011 Опубликовано 6 апреля, 2011 · Жалоба Пользуйтесь кнопочкой "Add Net Name". Если просто войти двойным кликом в цепь, то назвать ее уже имеющимся в схеме именем не выйдет. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
NikSave 0 6 апреля, 2011 Опубликовано 6 апреля, 2011 · Жалоба Полностью согласен. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
eugen_pcad_ru 0 9 апреля, 2011 Опубликовано 9 апреля, 2011 · Жалоба 2Мур: Кстати, пробовал перевести sch или sym файлы в vhdl... Встроенная утилита в ISE 12.4 пишет что не та версия файла символа или схемы (в зависимости от того, что пытаюсь сконвертить):( Это вообще можно как-либо сделать в последних версиях ISE? P.S.: Если использовать имена простых цепей, то всё действительно нормально... Проблемы только с шинными сигналами возникают:( Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 9 апреля, 2011 Опубликовано 9 апреля, 2011 · Жалоба 2Мур: Кстати, пробовал перевести sch или sym файлы в vhdl... Встроенная утилита в ISE 12.4 пишет что не та версия файла символа или схемы (в зависимости от того, что пытаюсь сконвертить):( Это вообще можно как-либо сделать в последних версиях ISE? P.S.: Если использовать имена простых цепей, то всё действительно нормально... Проблемы только с шинными сигналами возникают:( Я не заморачиваюсь особо.. . Беру top*.vhi и удаляю всё что не входит в стандартный набор VHDL (библиотеки, box, встроенные компоненты). Встроенные компоненты переписываю руками (если сразу не вводил в проект) и всё! Минут 15 занимает... Может архаично и не современно, но нет времени изучать другие варианты. Уж извините... Раз 20 так делал. Проверяю старым (от схематика) тестбенчем для верности. Всё! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Мур 1 11 апреля, 2011 Опубликовано 11 апреля, 2011 · Жалоба Беру top*.vhf и удаляю всё что не входит в стандартный набор VHDL Извините, неточность!... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Krys 2 27 апреля, 2011 Опубликовано 27 апреля, 2011 · Жалоба Кстати если все символы сделаны под HDL топовый файл *.vhf очень быстро перевести в числый HDL проект. Так что схематик очень помогает быстро трудиться!Поясните, пожалуйста, что означает "все символы сделаны под HDL топовый файл *.vhf"? Как это поможет быстро трудиться? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться