Перейти к содержанию
    

CLOCK CORRECTION MECHANISM AURORA GTP VIRTEX 5

Люди добрые, помогите!

У меня такая проблема - используем готовое ядро от Xilinx AURORA v5.2. На платах для опорных частот приемопередатчиков Rocket IO GTP используются локально установленные кварцевые генераторы Epson EG-2121 с нестабильностью частоты 50 ppm. Разность частот должен помочь устранить механизм Clock Correction, но он не устраняет - входной буфер приемника одного из приемопередатчиков регулярно переполняется.

Может кто-нибудь сталкивался с этой проблемой и знает как ее решать?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

А что конкретно делает этот механизм Clock Correction? Приведите, пожалуйста, доку и номер страницы.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
К сожалению, ваш контент содержит запрещённые слова. Пожалуйста, отредактируйте контент, чтобы удалить выделенные ниже слова.
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...