hazamin 0 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба Здравствуйте. Хотел наладить обмен между двумя платами по LVDS. Для этого как я понял нужно установить тип выводов ПЛИС в LVDS, обеспечить терминаторы на линии, и подобрать протокол (например SpaceWire) В Xilinx PlaneAhead 12.4 в пункте меню Configure i/o ports не нашел стандарта LVDS. Есть LVCMOS33, LVCMOS25 и т.д, но LVDS и LVSPEC нет. Я сделал что-то не так? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Alex77 4 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба В Xilinx PlaneAhead 12.4 Не в тему. Где взяли ЭТО ? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
hazamin 0 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба В смысле "где взяли ЭТО"? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Krys 2 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба не вдаваясь в подробности: может данные конкретные выводы не поддерживают этот стандарт. Попробуйте другие выводы. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
hazamin 0 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба Я пробовал другие выводы: это на всех выводах. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Koluchiy 0 6 октября, 2010 Опубликовано 6 октября, 2010 · Жалоба Микросхема-то какая? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
hazamin 0 8 октября, 2010 Опубликовано 8 октября, 2010 (изменено) · Жалоба Микросхема-то какая? XC3S100E,XC3S500E, XC3S1200E, XC3S1600E - ни на одной нет такого типа выводов Изменено 8 октября, 2010 пользователем omi Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Koluchiy 0 8 октября, 2010 Опубликовано 8 октября, 2010 · Жалоба На эти же банки уже разведены какие-то другие сигналы? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
andrew_su 1 8 октября, 2010 Опубликовано 8 октября, 2010 · Жалоба На эти же банки уже разведены какие-то другие сигналы? Добрый день. PlanAhead не использую. Для того, чтобы выйти на выходы LVDS в тексте VHDL использую OBUFDS, а в UCF файле описываю пины, например: NET LVDS_P<0> LOC=K32 | IOSTANDARD=LVDS_25 | DIFF_TERM = TRUE; NET LVDS_N<0> LOC=K31 | IOSTANDARD=LVDS_25 | DIFF_TERM = TRUE; Для входов IBUFDS Эти же элементы есть и в схематике. Как уже отмечалось выше есть ограничение на "смешивание" сигналов разного типа в одном банке. Удачи. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
hazamin 0 8 октября, 2010 Опубликовано 8 октября, 2010 · Жалоба Спасибо Andrew. Где-то читал, что выводы N типа необязательно указывать в ucf файле. Программа автоматически ассигнует этот вывод. Это так? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Krys 2 11 октября, 2010 Опубликовано 11 октября, 2010 · Жалоба Сначала делаем так: Потом так: И тогда уже можно задавать выводам дифференциальный стандарт Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться