Перейти к содержанию
    

Помогите оптимизировать схему

P.S. У меня вот ещё такой вопрос созрел, чтобы темы не плодить, отпишусь в этом посте. Допустим есть несколько шин данных с разрядностью N, таким образом есть некий массив данных общей разрядностью L x N, который передается по шинам и далее записывается в ОЗУ параллельно. А вопрос вот какой, при описании на языках HDL такого объемного ОЗУ (чтобы задействовать внутренние блоки ОЗУ ПЛИС), как порекомендуете действовать, отводить под каждый элемент массива отдельное ОЗУ с разрядностью N, или описывать ОЗУ с разрядностью N x L и пусть синтезатор сам распределяет доступные объемы ОЗУ и это будет лучшим вариантом?

 

ИМХО все зависит от параметров L, N, крутости синтезатора и желания разработчика. Поясню что я имел в виду : блочная память маленькая, каскадируется либо распараллеливанием данных (что айс), либо их мультиплексированием (что явно не айс). в большинстве плис разрядности по данным это 1/2/4/8/9/16/18/32/36. Вот из них и надо исходить при описании. Хотите оптимально разложить память, это ручками (не обязательно используя мегавизард), но и описание в лоб может дать неплохой результат %)

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
К сожалению, ваш контент содержит запрещённые слова. Пожалуйста, отредактируйте контент, чтобы удалить выделенные ниже слова.
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...