Doka 4 4 апреля, 2009 Опубликовано 4 апреля, 2009 · Жалоба смотрю описания осциллографов со встроенным логическим анализатором (к примеру Rigol DS10х2CD ) в описании сказано, что максимальный уровень входного напряжения для входов логического анализа = 40В стало интересно как это может быть реализовано (согласование с уровнем CMOS/TTL-3.3В): что это?!.. компараторы? адаптивный порог переключения (порог, настраиваемый как средний уровень напряжения за время наблюдения?) ? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
rloc 56 5 апреля, 2009 Опубликовано 5 апреля, 2009 · Жалоба По цифровым линиям скорей всего стоят резистивные делители (например 10:1) для увеличения входного сопротивления и полосы и уменьшения емкости. После делителей стоят компараторы с ручной подстройкой порога. IV. Настройки канала LA (осциллограф для смешанного типа сигналов) 2. Выбор типа логики цифровых каналов (1) Нажмите LA -> Threshold и выберите один из логических стандартов или User. В последнем случае Вы можете самостоятельно определить пороговое напряжение. Величина порогового напряжения ЛОГИЧЕСКИЙ СТАНДАРТ ПОРОГОВОЕ НАПРЯЖЕНИЕ ТТЛ 1.4В КМОП 2.5В ЭСЛ -1.3В Определяется пользователем от -8В до +8В Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
rv3dll 0 9 апреля, 2009 Опубликовано 9 апреля, 2009 · Жалоба насчёт делителей не уверен, а вот компарраторы действительно стоят, только они стоят немеряно((( Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться