Zversky 18 15 апреля, 2023 Опубликовано 15 апреля, 2023 · Жалоба В 15.02.2023 в 11:08, MrGalaxy сказал: всё-равно Чеботарёв технические письма ему пересылает. У Чеботарёва было (и, думаю, что и сейчас есть) несколько отладок, а у меня есть софт под это, но, честно, оно кому-то надо? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
tegumay 4 17 апреля, 2023 Опубликовано 17 апреля, 2023 · Жалоба Сложно сказать, пока не в перечне, мне сказали забыть. У меня все это вызывает противоречивые чувства, как обычно минпромпродажа "все полимеры (проставить необходимое)" такое чувство что по частям вроде у нас все есть, а как начинают собирать вместе получается чудовище или вообще не собирается. а это означает, что интеграторы (ну вы поняли), ну совсем не интеграторы... основная задача этих (проставить необходимое) обеспечить и организовать взаимодействие разработчиков и производителей, а им на это (проставить необходимое). киньте мне в личку проект на verilog или vhdl-1993 и я его запущу и отпишу результат в личку. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
maxnyr 0 23 августа, 2023 Опубликовано 23 августа, 2023 · Жалоба Привет. Кто нибудь уже работал с отладочной платой 5510ХС3АТ. Я получил и стал работать. Сразу возникли проблемы. Во-первых Cadence RTL-Compiler, Cadence Genus и Synopsys Design Compiler стали практически труднодоступны. В пакете XCad, только Yosys. Программа на Verilog выполняется только если код короткий. Т. е. если от входной ножки ПЛИСа до выходной, данные проходят не более трёх ячеек. Если ячеек больше, то последующие ячейки, подключаются непонятно как. Да и с выходом да и создать файлы для моделирования проблемы. Кто нибудь уже довёл проект на XCad с Yosys до нормально работающего состояния? И может подсказать как решать проблемы? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Lotos 4 27 августа, 2023 Опубликовано 27 августа, 2023 · Жалоба А вы общались с техподдержкой ИППМ РАН по особенностям работы XCad? Можно задать вопрос в телеграмм-канале FPGA-Systems.ru, в котором есть Мария Заплетина из ИППМ РАН. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
tegumay 4 28 августа, 2023 Опубликовано 28 августа, 2023 · Жалоба Если используете VHDL, то учитывайте, что он там несвежий то ли 1993, то ли 1996.. и вам и разработчикам нужна обратная связь, иначе сырость из программы не уйдет. У меня нет времени искать в чужих программах баги и я отдал отладку в другие руки. (пожимает плечами) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kirill70674 5 11 ноября, 2023 Опубликовано 11 ноября, 2023 · Жалоба Здравствуйте, коллеги Сталкивался ли кто-нибудь в 2023 году с отечественными ПЛИС от ВЗПП? Там всё ещё аналоги Cyclone III или что по-новее появилось? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
selax 19 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 12 часов назад, kirill70674 сказал: Сталкивался ли кто-нибудь в 2023 году с отечественными ПЛИС от ВЗПП? Там всё ещё аналоги Cyclone III или что по-новее появилось? Вообще была 5591ТС018 - аналог 4 циклона, но я бы на неё ориентироваться не стал. Я смотрю (но не пробовал) пока на эти: https://mikron.ru/products/high-rel-ic/programmiruemaya-logika-fpga/fpga/ Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 206 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 3 часа назад, selax сказал: Я смотрю (но не пробовал) пока на эти: https://mikron.ru/products/high-rel-ic/programmiruemaya-logika-fpga/fpga/ Есть ощущение, что со средствами разработки у них страшнее, чем у китайцев. Как минимум в силу новизны и отсутствия опыта (наработок и практики). 🤔 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kirill70674 5 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 12 минут назад, makc сказал: Есть ощущение, что со средствами разработки у них страшнее, чем у китайцев. Как минимум в силу новизны и отсутствия опыта (наработок и практики). 🤔 Я правильно Вас понимаю, что это как и ВЗПП, т.е. программируем в Quartus и прошиваем через спец.утилиту? Или у Микрона своя студия есть? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 206 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 1 минуту назад, kirill70674 сказал: Или у Микрона своя студия есть? Они делали всё своё, это не клон западных ПЛИС. Но как сейчас я пока сказать не могу, нам их "предлагали" использовать - мы сумели отбиться, т.к. там нет гигабитных трансиверов, необходимых для наших задач. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
selax 19 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 1 час назад, makc сказал: Есть ощущение, что со средствами разработки у них страшнее, чем у китайцев. Как минимум в силу новизны и отсутствия опыта (наработок и практики). 🤔 Оно действительно страшно, там даже документ на несколько сотен страниц есть, как с этим делом работать. Но мне КТЦ с их подходом нравятся ещё меньше - у этих всё делается через квартус, причём к части плисин ничего не надо, к части нужна одна утилита, а к другой части - вторая. И всё это денег стоит. У микрона же - может и не понятно ничего, но вроде как софт на базе yosys шёл бесплатно и "в сборе". К сожалению проверить не смог, т.к. не смог достать ни отладки, ни ПЛИСины. Единственная проблема - эти в ПЗУ тоже не смогли. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
kirill70674 5 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба Микроновская студия в открытом доступе есть? Если пользовался кто, там SystemVerilog 2017 поддерживается? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
selax 19 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 18 минут назад, kirill70674 сказал: Микроновская студия в открытом доступе есть? Нет. 18 минут назад, kirill70674 сказал: Если пользовался кто, там SystemVerilog 2017 поддерживается? Да, но не через Yosys. Как я понял. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Lotos 4 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба В начале 2023 года рассматривал 5510ТС028. Основной маршрут проектирования с помощью Yosys и набора скриптов. 55 минут назад, kirill70674 сказал: там SystemVerilog 2017 поддерживается? Поддерживается с помощью Synopsys Synplify. 1 час назад, selax сказал: Но мне КТЦ с их подходом нравятся ещё меньше - у этих всё делается через квартус, причём к части плисин ничего не надо, к части нужна одна утилита, а к другой части - вторая. И всё это денег стоит. Надо сразу определится с какой ПЛИС от КТЦ будете работать. Программное обеспечение и документация на микросхемы платные, но доступные цены, покупается один раз для конкретного наименования микросхем. Маршрут проектирования с Quartus уже отработан. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
selax 19 12 ноября, 2023 Опубликовано 12 ноября, 2023 · Жалоба 3 часа назад, Lotos сказал: Надо сразу определится с какой ПЛИС от КТЦ будете работать. Программное обеспечение и документация на микросхемы платные, но доступные цены, покупается один раз для конкретного наименования микросхем. Маршрут проектирования с Quartus уже отработан. Я для себя определился, что буду исключительно импорт ставить.Я даже работая на правильном предприятии не понимаю как это всё получить и использовать. Ни КТЦ/ВЗПП-С, ни Микрон. Нашу поставлю - если сделают хотя бы что-то уровня миландра. Единственные ПЛИС, где мне всё было понятно, это Миландр, но и он накрылся. Хотя несколько месяцев назад они таки выпустили новую ревизию ПЛИС и написали, что после 2023 года ОКР завершат. Но т.к. образцы у них теперь платные, да она в пластиковом BGA корпусе попробовать я её не смог. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться