DSIoffe 2 16 декабря, 2022 Опубликовано 16 декабря, 2022 · Жалоба В 13.12.2022 в 23:52, makc сказал: Наверное не только одному мне это интересно, потому по возможности предлагаю выложить сюда или на FTP. Да! Поддерживаю. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 16 декабря, 2022 Опубликовано 16 декабря, 2022 · Жалоба On 12/13/2022 at 12:01 AM, tegumay said: Описание было бы неплохо и на него. PGL12G-LPG144 вполне себе неплох.. LPG144 datasheet PK0205_PGL12G_LPG144_innek.docx 1 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
vsrb 1 16 декабря, 2022 Опубликовано 16 декабря, 2022 · Жалоба Интересно еще, есть ли у них IP-ядро PCIe с интерфейсом AXI4 Memory Mapped или только AXI-Stream, а обертку самому пилить? Или может планируется к выпуску в ближайшее время? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 23 декабря, 2022 Опубликовано 23 декабря, 2022 · Жалоба On 12/16/2022 at 2:18 PM, vsrb said: Интересно еще, есть ли у них IP-ядро PCIe с интерфейсом AXI4 Memory Mapped или только AXI-Stream, а обертку самому пилить? Или может планируется к выпуску в ближайшее время? Logos2 series PCIe DMA Application Guide_innek.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 27 декабря, 2022 Опубликовано 27 декабря, 2022 · Жалоба Список доступных отладок Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 27 декабря, 2022 Опубликовано 27 декабря, 2022 · Жалоба Alinx Pango boards.pdf 1 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 212 28 декабря, 2022 Опубликовано 28 декабря, 2022 · Жалоба Есть в наличии плата AXP100 с PG2L100H и двумя QSPI флешками на борту. PDS позволяет сгенерировать из одного sbit два отдельных файла для каждой из подключенных QSPI (x4) флешки, но среда (программатор) видит только одну флешку (первую, d0...d3). В режиме x4 (QSPI) всё успешно грузится, однако остаётся вопрос: как прошить обе флешки для загрузки в режиме x8 (dual QSPI)? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 29 декабря, 2022 Опубликовано 29 декабря, 2022 · Жалоба 10GBase-R Application Guide_v1.0_innek.pdf 10G Ethernet MAC Application Guide_v1.1_innek.pdf 1 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 29 декабря, 2022 Опубликовано 29 декабря, 2022 · Жалоба В 28.12.2022 в 23:54, makc сказал: но среда (программатор) видит только одну флешку (первую, d0...d3). А при выборе scf-файла программер не меняет флэшку? В качестве предположения - может, если выбрать *_1.scf , то автоматом выбирается флэшка на d0..d3, а если выбрать *_2.scf - то на d4..d7 ? Вы не поверяли? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 212 29 декабря, 2022 Опубликовано 29 декабря, 2022 · Жалоба 1 час назад, StewartLittle сказал: А при выборе scf-файла программер не меняет флэшку? Нет, флешка определяется в начале процесса программирования после идентификации цепочки и дальше её поменять не получается, равно как и добавить к ПЛИС ещё одну. 1 час назад, StewartLittle сказал: В качестве предположения - может, если выбрать *_1.scf , то автоматом выбирается флэшка на d0..d3, а если выбрать *_2.scf - то на d4..d7 ? Нет, это так не работает. Всегда шьётся флешка на d0...d3. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 29 декабря, 2022 Опубликовано 29 декабря, 2022 · Жалоба В 29.12.2022 в 12:30, makc сказал: Нет, флешка определяется в начале процесса программирования после идентификации цепочки и дальше её поменять не получается, равно как и добавить к ПЛИС ещё одну. Нет, это так не работает. Всегда шьётся флешка на d0...d3. Да, я тоже проверил - увы... Будет о чем панговский саппорт спросить! Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 212 29 декабря, 2022 Опубликовано 29 декабря, 2022 · Жалоба В /pub/FPGA/_PangoMicro_/IP/Decrypted залиты расшифрованные исходники для примера ядра PCIE Logos2/Titan. А в комплекте ключей декриптора появились ключики Pango_001, PANGO_18 и PANGO_21. 1 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gas Wilson 62 30 декабря, 2022 Опубликовано 30 декабря, 2022 · Жалоба On 12/28/2022 at 11:54 PM, makc said: Есть в наличии плата AXP100 с PG2L100H и двумя QSPI флешками на борту. PDS позволяет сгенерировать из одного sbit два отдельных файла для каждой из подключенных QSPI (x4) флешки, но среда (программатор) видит только одну флешку (первую, d0...d3). В режиме x4 (QSPI) всё успешно грузится, однако остаётся вопрос: как прошить обе флешки для загрузки в режиме x8 (dual QSPI)? Ответ техподдержки you may add sbit than choose read mode is spix8 choose x4 in flash read mode as well Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 212 30 декабря, 2022 Опубликовано 30 декабря, 2022 · Жалоба 17 минут назад, Gas Wilson сказал: Ответ техподдержки you may add sbit than choose read mode is spix8 choose x4 in flash read mode as well Это, как я понимаю, про генерацию сплита одной прошивки на два файла для двух отдельных флешек. А вопрос в том, как потом их прошить, при условии что программатор показывает только одну флешку на линиях d0....d3? Как прошить флешку на линиях d4...d7? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
StewartLittle 45 30 декабря, 2022 Опубликовано 30 декабря, 2022 · Жалоба В 30.12.2022 в 10:31, Gas Wilson сказал: Ответ техподдержки you may add sbit than choose read mode is spix8 choose x4 in flash read mode as well Это не то! Вопрос был вот про это (плата AXP100) : Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться