Volkov 0 21 апреля, 2006 Опубликовано 21 апреля, 2006 · Жалоба Взялся за освоение Hyperlynx и возник вопрос - как проанализировать не одну цепь, а группу? Возможно ли это? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
fill 2 21 апреля, 2006 Опубликовано 21 апреля, 2006 · Жалоба Взялся за освоение Hyperlynx и возник вопрос - как проанализировать не одну цепь, а группу? Возможно ли это? Simulate>Run_Batch_Simulation Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
VslavX 0 11 января, 2007 Опубликовано 11 января, 2007 · Жалоба У меня в HL v7.5 при импорте платы с PCAD200x появляется интересный эффект - пады микросхем и вообще всех SMD компонентов, расположенных на обратной стороне платы (flipped которые) почему-то отображаются повернутыми на 90 градусов. Причем в .hyp файле пады и их аттрибуты записываются верно. То есть собственно к транслятору претензий вроде как нет. "Ручками" на 90 корректируем (изменяем, например, 180 на 90 в определении PADSTACK в .hyp-файле)-начинает отображаться правильно (но как оно будет моделироваться пока неясно - определение пада -явно же недостоверное). Пады компонентов на лицевой стороне отображаются всегда нормально - до сих пор проблем с "односторонними" платами не было. У кого-нибудь еще такое "падовращение" наблюдается? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Oblivion 0 11 января, 2007 Опубликовано 11 января, 2007 · Жалоба У меня было что-то подобное. Хотя сильно париться не стоит - для задач, решаемых Hyperlynx, ориентация падов не особо важна. Кстати, можно проверить, промоделировать с обычным падом и с повернутым Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
VslavX 0 11 января, 2007 Опубликовано 11 января, 2007 · Жалоба У меня было что-то подобное. Хотя сильно париться не стоит - для задач, решаемых Hyperlynx, ориентация падов не особо важна. Кстати, можно проверить, промоделировать с обычным падом и с повернутым Ясное дело, что не особо важно, просто немного неприятно. После разбирательства выяснилось что виноват все-таки транслятор - он почему-то флипнутые пады на 90 градусов доворачивает - в итоге пинам в .hyp назначается не тот тип падстека. Слева - тестовая платка в PCAD-2004SP4, один и тот же компонент в разных ориентациях и на разных сторонах, справа - результат трансляции в HyperLynxL75 Посмотрим, если будет особо напряжно и не особо лениво - напишу корректирующий скриптик для .hyp файлов. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
K176 0 28 февраля, 2007 Опубликовано 28 февраля, 2007 · Жалоба А вот еще вопрос. такая ситуация, контактная площадка компонента попадает на переходное отверстие, а HyperLynx при симуляции говорит что отсутствует связь. Можт кто сталкивался? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mahim 0 27 марта, 2007 Опубликовано 27 марта, 2007 · Жалоба Добрый день! Подскажите где можно нйти ибис модель для PCI Express X1 или вообще чтонибудь PCI? У меня цепи идут от PEX к PCI, хотел промоделировать и посмотреть. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 27 марта, 2007 Опубликовано 27 марта, 2007 · Жалоба Вообще-то ИБИС модели существуют для чипов, поэтому не совсем ясно, что такое модель для PCI Express X1. Физически у Вас ведь подсоединен один чип к другому - вот и ищите их модели и моделируйте с ними. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mahim 0 28 марта, 2007 Опубликовано 28 марта, 2007 · Жалоба Спасибо, но как я понял есть специальные модели для разьемов, например чтобы промоделировать сигнал от микросхемы до разьема или так не возможно промоделировать? У меня устройство будет соеденятся с материнской платой через PCI Express и я не знаю что там будет, как моделируют в таком случае? Я пытаюсь моделировать в Hyperlinx Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
opyvovar 0 28 марта, 2007 Опубликовано 28 марта, 2007 · Жалоба Спасибо, но как я понял есть специальные модели для разьемов, например чтобы промоделировать сигнал от микросхемы до разьема или так не возможно промоделировать? У меня устройство будет соеденятся с материнской платой через PCI Express и я не знаю что там будет, как моделируют в таком случае? Я пытаюсь моделировать в Hyperlinx Лично я пробовал выходить из такого положения несколькими путями. 1. Если моделируется бекплейн, то можно на выводы разъема зацепить ИБИС модели приемников или передатчиков. 2. Если моделируестя сквозное прохождение через бекплейн, тогда нужно цеплять спайс модель разъема (лучше продвинутую спайс модель) и моделировать в мультиплатном режиме. В случае отсутствия ответной платы, можно сделать маленькую предполагаемую тест плату, ее можно синтезировать из лайнсима. 3. Пробовал также на разъемы цеплять и ЕВД модели , но это достаточно сложно и очень тормознуто работает. 4. Еще пробовал синтезировать ибис файл для конкретного разъема и заруливать туда модели других ибисов, части микросхем, которые установлены на плате. Наверное можно еще что то придумать.... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Mahim 0 28 марта, 2007 Опубликовано 28 марта, 2007 · Жалоба Спасибо, на данном этапе первый вариант для меня лучше подходит. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
fill 2 10 мая, 2007 Опубликовано 10 мая, 2007 · Жалоба А вот еще вопрос. такая ситуация, контактная площадка компонента попадает на переходное отверстие, а HyperLynx при симуляции говорит что отсутствует связь. Можт кто сталкивался? ответ ментора: BoardSim currently can only deal with one model at the same X/Y coordinates at the same time. When a device pin is also a via, the pin model takes precedence. For IC type pins, the pin pad and via are assumed to be modeled as part of the component parasitics in the IC model. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 1 августа, 2007 Опубликовано 1 августа, 2007 (изменено) · Жалоба Здравствуйте всем. Решил не плодить кучу тем по ГЛ, потому задаю вопрос сдесь - есть у меня ГЛ, есть у меня цепь, например какой нибудь лог.генератор - с него я снимаю сигнал на свою плату и отвоожу на ВЫВОД типа J для того чтоб я мог его подцепить,в смысле сигнал который от генератора, к другой какой нибудь плате. Берём ситуацию, когда к разъёму ничего не подключается - но он то есть, подведени проводники по ПП.Так вот собсно впрос - где взять модели разъёмов в ГЛ,чтобы проверить эту трассу на наличие наводок, помех и всего остального? В принципе это может быть не только разъём типа J а любой другой. Прицепить модель щупа осцилографа - ну вроде как то не совсем правильно.. Спасибо.. Изменено 1 августа, 2007 пользователем Kuzmi4 Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 7 августа, 2007 Опубликовано 7 августа, 2007 · Жалоба Люди! Ну что - никто не знает ответа?? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Kuzmi4 0 15 сентября, 2008 Опубликовано 15 сентября, 2008 · Жалоба И снова здравствуйте. Вопрос касательно Simulate>Run_Batch_Simulation Есть у меня клок и есть у меня Address/Command сигналы. В спецификации на камешек говорится что нужно сделать 500ps delay в клоково линии относительно Address/Command сигналов. По отдельности то я могу посмотреть сигналы, но нужно посмотреть как это выглядит именно относительно этих клоковых сигналов. На счёт Run Batch Simulation -> нашёл в хелпе, что представления там только в текстовом виде - а мне бы график надо чтобы посмотреть сигналы.. Не подскажет кто как там график получить?? :1111493779: Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться