FLTI 0 20 августа, 2016 Опубликовано 20 августа, 2016 · Жалоба Здравствуйте! Подскажите пожалуйста, как обойти ограничение, не позволяющее на вход PLL в Квартусе подавать клок с тактовой частотой меньше 5 МГц? Мне надо подать на вход PLL 3МГц. Как быть? Квартус 13.1. ПЛИС Cyclone IV GX. Это ограничение ПЛИС или Квартуса? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
makc 222 20 августа, 2016 Опубликовано 20 августа, 2016 · Жалоба Это ограничение ПЛИС. См. Datasheet. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vascom 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Это ограничение PLL. Можно поставить, например, внешний удвоитель частоты. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FLTI 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Это ограничение PLL. Можно поставить, например, внешний удвоитель частоты. А если внутри самой ПЛИС сделать удвоитель частоты как раньше делали на дискретной логике ( микросхемы ЛП5 ) - сделать задержку одного клока на четверть периода, а затем оба клока подать на Исключающее ИЛИ. Делают ли так в ПЛИС или это дурной тон? Если делают, то как задать в Cyclone IV GX нужную задержку? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vascom 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Вряд ли такую задержку можно задать. И так не делают, поскольку всё поплывёт при изменении температуры и т.п. ПЛИС - для цифровых схем, а не аналоговых. Для генерации тактовых сигналов в ПЛИС есть PLL и регистры, счётчики. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба А если попытаться выделить из прямоугольника 3 гармонику? Снаружи, естественно, а не внутри ПЛИС. Правильно, конечно, найти нужный генератор. Неужели на плате ничего нет? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
FLTI 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Нет, снаружи ничего нельзя сделать. Вообще странно, что такое ограничение на тактовую частоту клока на входе PLL. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vascom 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба У каждой PLL есть ограничение на входные частоты. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Koluchiy 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба >Нет, снаружи ничего нельзя сделать. Как правило, на практике это означает, что сделать можно все, просто нужно убедить какого-то упертого хрыча, что по-другому никак. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
tvcam 0 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Ну если снаружи нельзя, возьмите и подайте 3Мгц, квартусу скажите что 5-ть. Пересчитывайте выходные частоты PLL сами. На EP3C10F256C8 я, в макете подавал 4,5 мегагерца, для проверки устойчивости подавал и 3 мегагерца - работало, проверено на трёх платах. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gorby 6 22 августа, 2016 Опубликовано 22 августа, 2016 · Жалоба Ну если снаружи нельзя, возьмите и подайте 3Мгц, квартусу скажите что 5-ть. Пересчитывайте выходные частоты PLL сами. На EP3C10F256C8 я, в макете подавал 4,5 мегагерца, для проверки устойчивости подавал и 3 мегагерца - работало, проверено на трёх платах. Во всех комбинациях питающего напряжения, температуры и версии кремния? Расскажете Ваши сказки Вашей бабушке... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 23 августа, 2016 Опубликовано 23 августа, 2016 · Жалоба Допустим, ФАПЧ не захватит частоту, но генерить-то будет? Пусть частота будет нестабильной. Может, кому-то и так сойдет. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Gorby 6 23 августа, 2016 Опубликовано 23 августа, 2016 · Жалоба Допустим, ФАПЧ не захватит частоту, но генерить-то будет? Не факт. Как-то на Ксилинксе подал на вход ПЛЛ сигнал искаженной формы (с середины длинной линии, с провалом посредине). Так вот, ПЛЛ не генерировал вообще. Там же сигналом Захват принято ресетить периферию. То есть пока не захватило ПЛЛ, всё в ресете. Во избежание. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Vascom 0 23 августа, 2016 Опубликовано 23 августа, 2016 · Жалоба Пока PLL не выдала сигнал locked на её выходе возможна не просто нестабильная частота, но и глитчи, более короткие периоды, чем рассчитано и т.п. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
ViKo 1 23 августа, 2016 Опубликовано 23 августа, 2016 · Жалоба Понятно, если locked подать на сброс, работать не будет. Сам завожу locked на сброс, правда, мало куда этот сброс кидаю, не вижу необходимости. Насчет свободной генерации без захвата, думаю, должна. Проверить топикстартер может. И нам скажет. :rolleyes: Иначе, зачем эта locked нужна, если бы было "нет захвата - нет тактов". Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться