Перейти к содержанию
    

Xilinx, синтез DDR3

Пытаюсь оживить DDR3 dual-rank в Kintex, ISE 14.2, корка MIG v1.6 for 7 series. Для начала синтезнул example design, полученный из Coregen'а. И что-то смущает меня 12 с лишним тысяч варнингов в примере. Может, где-то что-то надо подправить в настройках? Никто случаем не занимался данным вопросом?

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

А example design-то в результате заработал или нет?

Не знаю насчет именно 12-и тысяч, но варнинги при сборке ip-ядер и примеров Xilinx действительно сыпятся сотнями и тысячами. Страшно смотреть на такое после C, но работает же (как-то).

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Железо для отладки вживую еще только в производстве. В функциональной симуляции - работает :)

Началось всё с того, что в рабочем проекте почему-то при синтезе-имплементе целиком выкинулась отвечающая за чтение часть корки. Вот и пришлось начинать с азов, чтоб понять откуда проблема вылезает.

Поделиться сообщением


Ссылка на сообщение
Поделиться на другие сайты

Присоединяйтесь к обсуждению

Вы можете написать сейчас и зарегистрироваться позже. Если у вас есть аккаунт, авторизуйтесь, чтобы опубликовать от имени своего аккаунта.

Гость
К сожалению, ваш контент содержит запрещённые слова. Пожалуйста, отредактируйте контент, чтобы удалить выделенные ниже слова.
Ответить в этой теме...

×   Вставлено с форматированием.   Вставить как обычный текст

  Разрешено использовать не более 75 эмодзи.

×   Ваша ссылка была автоматически встроена.   Отображать как обычную ссылку

×   Ваш предыдущий контент был восстановлен.   Очистить редактор

×   Вы не можете вставлять изображения напрямую. Загружайте или вставляйте изображения по ссылке.

×
×
  • Создать...