_Maks 0 17 мая, 2012 Опубликовано 17 мая, 2012 · Жалоба На самом деле все работает и с меньшими зазорами... Не забываем простой момент - кроссталки все портят во время фронтов. Вот только при выравненных длинах эти фронты присутствуют примерно одновременно на всех сигналах группы, когда они устанавливаются. А вот сэмплируются эти сигналы в другой момент, когда они уже установлены. Поэтому внутри группы никто никому на самом деле не мешает. Только вот в DDR3 фазы между разными byte lane могут быть существенно сдвинуты и распределены случайным образом. Т.е. между byte lane зазоры необходимо соблюдать максимальные, правильно? 70 мм это в вакууме. А на печатной плате надо еще диэл. проницаемость учитывать. Поэтому надо делить приблизительно на SQRT(e = 4.5) ~ 2.12. Немного картинок. Делить расстояние на корень квадратный их проницаемости? Тогда более 45 градусов получается. Что вы используете для создания таких картинок? как и чем можно симулировать DDR3 в отсутствии IBIS модели на процессор и модуль SO-DIMM? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
jks 0 17 мая, 2012 Опубликовано 17 мая, 2012 · Жалоба Только вот в DDR3 фазы между разными byte lane могут быть существенно сдвинуты и распределены случайным образом. Т.е. между byte lane зазоры необходимо соблюдать максимальные, правильно? Делить расстояние на корень квадратный их проницаемости? Тогда более 45 градусов получается. Что вы используете для создания таких картинок? как и чем можно симулировать DDR3 в отсутствии IBIS модели на процессор и модуль SO-DIMM? Картинки сделаны в MWO. Но программа предназначена больше для проектирования и моделирования в СВЧ, а также анализа различных ЭМ структур. Для цифры есть HyperLinx или SigXplorer. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Но согласитесь, сделать 3-w зазор между байт-группами в 10 раз легче, чем такой же зазор между всеми бит-сигналами?:) На практике делали зазоры "по возможности", где было для этого место. Зазор в пределах 2-3W(0.25-0.375мм), длина интерфейса ~110мм макс. Это для данных. Для адресов зазором вообще никто не заморачивался - 5милс/5милс все разведено. ПО факту работает на 1866МГц. На 2133 так и не завелось, правда непонятно почему - то ли чипы неудачные, то ли дизайн подкачал, то ли сетап проца не тот... Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
jks 0 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Но согласитесь, сделать 3-w зазор между байт-группами в 10 раз легче, чем такой же зазор между всеми бит-сигналами?:) На практике делали зазоры "по возможности", где было для этого место. Зазор в пределах 2-3W(0.25-0.375мм), длина интерфейса ~110мм макс. Это для данных. Для адресов зазором вообще никто не заморачивался - 5милс/5милс все разведено. ПО факту работает на 1866МГц. На 2133 так и не завелось, правда непонятно почему - то ли чипы неудачные, то ли дизайн подкачал, то ли сетап проца не тот... А про 1866МГц/2133 - это частота фронтов или реально тактовая такая высокая? Вроде максимальная частота была 1066 МГц. Сколько же она потребляет на таких скоростях. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Пока не мерил, сколько там реально. Но то же, что в компах - DDR3-1866. Только без планок и два независимых канала рядом. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
jks 0 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Пока не мерил, сколько там реально. Но то же, что в компах - DDR3-1866. Только без планок и два независимых канала рядом. А на таких скоростях как разводите данные? На внутренних слоях или на внешних? Или стэк слоев и в этом случае стандартный 4-х слойный? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Да, это была 4-х слойка. Все разведено на внешних слоях, внутренние земля/питание. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_Maks 0 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба На практике делали зазоры "по возможности", где было для этого место. Зазор в пределах 2-3W(0.25-0.375мм), длина интерфейса ~110мм макс. Это для данных. Для адресов зазором вообще никто не заморачивался - 5милс/5милс все разведено. ПО факту работает на 1866МГц. На 2133 так и не завелось, правда непонятно почему - то ли чипы неудачные, то ли дизайн подкачал, то ли сетап проца не тот... Моделировали или так отдали в производство? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Отдали. Мы никогда не моделим, у нас для этого инструментов нет, только мозги:) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
jks 0 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Да, это была 4-х слойка. Все разведено на внешних слоях, внутренние земля/питание. Еще пару вопросов. Для плат что работают на 1866МГц. Сколько переходных максимум на трассах данных (не считая fanout)? Какая длина трассы при этом? Какая толщина платы? Параметры переходного отверстия (pad/drill/antipad)? Отдали. Мы никогда не моделим, у нас для этого инструментов нет, только мозги:) Согласен. Глаза боятся, а руки делают. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 18 мая, 2012 Опубликовано 18 мая, 2012 · Жалоба Переходных - от нуля до двух, как получится. Длина трасс - от ~40мм для ближнего чипа до 110 для дальнего. Плата обычная, ~1.6мм. Переходные 0.5/0.3мм. Что такое антипад - до сих пор не пойму... Если имеется в виду зазор до плэйнов на внутренних слоях, то 0.2мм drill-to-shape, неподключенные переходные удалены(Unused Pad Supression включено для внутренних слоев). Да ничего глаза не боятся. Если похожая реализация на референсе работает, то почему бы ей не заработать в переделанном моем дизайне? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_Maks 0 28 мая, 2012 Опубликовано 28 мая, 2012 (изменено) · Жалоба В ряде мануалов есть тенденция выводить сопротивление дорог к 45 или даже 40 омам. У меня 55 (0,1 мм). Что я теряю? И почему многие устремлены к уменьшению? Изменено 28 мая, 2012 пользователем _Макс Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 28 мая, 2012 Опубликовано 28 мая, 2012 · Жалоба Потому что в ДДР3 драйвера такие, рассчитанные на работу на трассах с низким импедансом. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
_Maks 0 28 мая, 2012 Опубликовано 28 мая, 2012 · Жалоба Потому что в ДДР3 драйвера такие, рассчитанные на работу на трассах с низким импедансом. Не верится, где об этом почитать? Чем мне грозят мои 55? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
Uree 1 28 мая, 2012 Опубликовано 28 мая, 2012 · Жалоба Не верьте, дело Ваше, но мне кажется производитель чипов памяти знает, как лучше проектировать дизайн под его память: Micron_ddr3_design_guide.pdf Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться