Перейти к содержанию
    

Vincent Vega

Свой
  • Постов

    46
  • Зарегистрирован

  • Посещение

Весь контент Vincent Vega


  1. обновление статуса вакансии: Схемотехника и системного программиста нашли. Поиски специалиста по ПЛИС продолжаются. Резюме можно присылать в личные сообщения.
  2. а что интересует работа в данной сфере? пишите, могу предложить кое-что (есть работа и по Xilinx'y и по ГЛОНАССу "неназемному", и для инозаказчиков)
  3. В связи с расширением направлений деятельности приглашаем на работу следующих специалистов (работа в офисе, полный рабочий день): 1) Инженер-схемотехник. Разработка принципиальных электрических схем сложных электронных устройств на базе ПЛИС (Kintex-7, Virtex-7) и микропроцессоров (TI 66AK2H12, ARM). Контроль разработки топологии печатных плат. Отладка опытного образца. Разработка документации. 2) Инженер-программист ПЛИС. Разработка с использованием языка VHDL на ПЛИС блоков цифровой обработки видеосигналов (по предоставленным алгоритмам), интерфейсной логики (DDR3, CameraLink, Gigabit Ethernet). Верификация устройств. Разработка документации. Находимся - в центре Москвы, примерно 10 мин пешком от метро Новокузнецкая, Третьяковская, Павелецкая. Современный офис с кондиционерами. Уровень зарплат – конкурентный рыночный, рассчитанный на специалистов с опытом. Резюме и вопросы прошу присылать в личные сообщения.
  4. да, именно, R3C8... а какой номинал резистора обычно используется?
  5. спасибо на рисунке про ФНЧ по ссылке в обратной связи ОУ нет резистора параллельно конденсатору... или при построении этого самого "фильтр Саллена-Кея" руководствуются теми же соображе5ниями, что и при построении обычного интегратора на ОУ, т.е. резистор параллельно конденсатору в обратной связи ОУ нужен для уменьшения погрешностей, связанных со смещением нуля ОУ?
  6. Как работает показанная на рисунке схема (на рисунке фрагмент, востановленный методом бэк-инжиниринга из некого устройства)? по некоторым предположениям это должен быть ФНЧ. на входе схемы (R7) имеется полезный сигнал в диапазоне 0,3 ... 4,75 В (если полезного сигнала нет - то напряжение 2.5 В). Полоса полезного сигнала до 1 кГц. выход схемы (R10) подключается к АЦП, способного оцифровывать сигнал в диапазоне 0..4,096 В, таким образом R9, R10 - просто делитель напряжения. R3, C8 говорят о том, что на ОУ собран интегратор (кстати, как посчитать полосу его пропускания?) непонятно - зачем нужен C15? и делитель на R7, R8? R8, C16, по идее, можно рассматривать как RC-фильтр - но почему тогда он фильтрует только сигнал с половиной уровня?? спасибо за комментарии
  7. работы много, да и резюме приходит немало => не всем удаётся ответить своевременно что касается иногородних и форм допуска, отвечаю: - в настоящий момент у нас в отделе примерно половина сотрудников не являются москвичами. Не совсем ясно, что Вы понимаете под "рассмотрением иногородних соискателей". Если Вас интересует готово ли предприятие оплатить Выши расходы на переезд в Москву - то это - вряд ли. Если же у Вас просто нет московской прописки, то наверное, это не очень страшно (у меня её тоже нет). - в настоящий момент примерно половина сотрудников нашего отдела имеют 3-ю форму допуска, которая практически ни к чему не обязывает и не ограничивает Ваш выезд за рубеж. 1-й и 2-й формы нет ни у кого. Надо ли оформлять допуск - зависит от того, что входит в Ваши обязанности, нужно ли посещать другие предприятия (для прохода на территорию которых требуется форма допуска) уровень зарплат - рыночный для получения "несмешной" зарплаты желательно обладать "несмешными" навыками и попасть в тот отдел предприятия, где требуются именно эти навыки...
  8. МОСКОВСКОЕ КОНСТРУКТОРСКОЕ БЮРО <КОМПАС> приглашает на работу студентов старших курсов, выпускников, аспирантов технических ВУЗОВ и опытных инженеров-разработчиков. Немного о предприятии: - основное направление деятельности предприятия - создание ГЛОНАСС/GPS-приёмников для специальных потребителей; - предприятие в данный момент выполняет несколько опытно-конструкторских работ в рамках ФЦП "ГЛОНАСС". Желательно обладать одним или несколькими навыками (или иметь стремление к развитию в данных областях): - знание основ аналоговой и цифровой схемотехники; представление о имеющейся на рынке электронной элементной базе; умение разрабатывать принципиальные схемы электронных устройств; - знакомство с пакетом PCAD; желание заниматься проектированием многослойных печатных плат; - умение программировать на C (приветствуются навыки работы со встраиваемыми процессорами типа ARM, программирование их периферии); - знание языка VHDL, пакетов Xilinx ISE, Modelsim (приветствуется опыт работы с ПЛИС Xilinx, Altera); - плюсом является знание ГОСТов, ЕСКД. - знанием английского языка на уровне работы с технической литературой; МКБ <Компас> находится в центре Москвы: ул. Большая Татарская, д.35. (м. <Новокузнецкая> - 6 минут пешком, м. <Павелецкая>, м. "Третьяковская"). Размер зарплаты студентов старших курсов при условии работы не менее 20 ч. в неделю - от 22 т. руб. Оплата при условии поступления на полную трудовую неделю определяется по результатам собеседования (уровень - рыночный) и зависит только от знаний и навыков конкретного претендента. Дополнительные бонусы: - бесплатное обучение английскому языку (занятия проходят на территории предприятия); - оплата 50% стоимости занятий в фитнесс-клубе "Olympic Star Темп" (рядом с КБ). Вопросы и резюме можно направлять по e-mail: Vincent-Vega @ inbox.ru
  9. да, верно исторически основное направление деятельности предприятия - разработка радиотехнических навигационных устройств (радиокомпасы, приёмоиндикаторы ИФ РНС "Чайка", "Loran-C" и т.п., аппаратура потребителей спутниковых навигационных систем) в последнее время, конечно, львиная доля - это аппаратура спутниковой навигации комплексирование аппаратуры спутниковой навигации с дешёвыми ИНС на базе микромеханики - новое направление у нас пока что, все цифровые блоки, реализованные на ПЛИС, описывались на VHDL. Я думаю, что есть смысл, сохранять некоторую унификацию описаний и далее. Не думаю, что перейти на другой язык для молодого инженера является проблемой. сейчас, примерно 50% - это разработка блоков ЦОС (корреляторы; цифровые блоки, реализующие обработку сигналов в спектральной области с использованием преобразований Фурье и т.п.) остальные 50% - разработка всяческих контроллеров на ПЛИС (интерфейсные блоки, склеивающая локика, контроллеры шин, памяти и т.п.)
  10. отвечаю: 1). да, сайт у КБ - мягко говоря ужасный, но его поддержкой должны заниматься другие люди, к разработке электроники, отношения не имеющие. В отдел по поддержке сайта я работать не зову... :). особого внимание на него соотвествующие подразделения, видимо, потому, что основная продукция предприятия всё-таки не предназначена для массового потребителя, привыкшего делать покупки через Интернет. Продукция продвигается другими способами ... 2). относительно гос. тайны - тут ничего страшного нет. Например, у нас в отделе допуск к гос. тайне - не выше 3-ей формы, которая ни к чему не обязывает (ограничений на выезд за границу нет). например, 3-ю форму имеют все, кто учился на военной кафедре в ВУЗе я например, месяц назад был в служебной командировке в Штатах - каких-либо проблем с оформлением документов из-за наличия 3-ей формы допуска не заметил 3). относительно испытательной аппаратуры для микромеханики: Тема микромеханики в КБ относительно новая. До недавнего времени находилась в стадии теоретической проработки и макетирования в составе некоторых других систем. Однако не более месяца назад КБ выиграло большой тендер МинОбороны на выполнение работы, где прописано использование микромеханики. По сути это первые реальные деньги специально под эту тематику, так что направление будет развиваться и вопрос о приобретении необходимых испытательных стендов, я уверен, будет решён. С уважением
  11. Московское конструкторское бюро "Компас" приглашает молодых специалистов и студентов последних (5-6) курсов технических ВУЗов для работы над проектами в области создания интегрированных спутниковых (ГЛОНАСС/GPS/GALLILEO) и инерциальных (MEMS-технология) навигационных систем специального назначения. Желательно обладать одним или несколькими навыками (или иметь стремление к развитию в данных областях): – знание основ аналоговой и цифровой схемотехники; представление о имеющейся на рынке электронной элементной базе; умение разрабатывать принципиальные схемы электронных устройств; – знакомство с пакетом PCAD; желание заниматься проектированием многослойных печатных плат; – умение программировать на C (приветствуются навыки работы со встраиваемыми процессорами, программирование их периферии); – знание языка VHDL, пакетов Xilinx ISE, Modelsim (приветствуется опыт работы с ПЛИС Xilinx, Altera); – умение работать в среде SolidWorks; – плюсом является знание ГОСТов, ЕСКД. МКБ «Компас» находится в центре Москвы: ул. Большая Татарская, д.35. (м. «Новокузнецкая» - 6 минут пешком, м. «Павелецкая», м. "Третьяковская"). Дополнительные бонусы: – бесплатное обучение английскому языку (занятия проходят на территории предприятия) - компенсация 50% затрат на занятия в фитнесс-клубе "Olympic Star Темп" (рядом с КБ); – для студентов возможен гибкий график, работа неполную неделю и т.д. Размер зарплаты определяется по результатам собеседования и зависит только от знаний и навыков конкретного претендента. Вопросы и резюме можно направлять по e-mail: [email protected] в настоящее время имеются следующие вакансии: 1). Инженер-электронщик. Должностные обязанности: разработка электрических схем и топологии печатных плат с использованием САПР; отработка изделий; разработка технической документации. 2). Инженер-программист. Профессиональные навыки: знание языков программирования C/C++, желательны навыки написания программного обеспечения для встраиваемых процессоров. 3). Инженер-конструктор. Профессиональные навыки: знание САПР SolidWorks, умение ориентироваться в системе ГОСТов. Должностные обязанности: разработка компоновки электроприборов, разработка конст-рукторской документации и проведение необходимых расчётов. 4). Инженер-конструктор. Профессиональные навыки: знание языка VHDL, САПР Xilinx ISE, Modelsim. Должностные обязанности: разработка блоков цифровых устройств на ПЛИС. 5). Делопроизводитель. Должностные обязанности: оформление деловых бумаг, ведение технической документации по отделу.
  12. честно говоря, не совсем понятно, какую помощь Вы хотите получить... ранее я размещал здесь пару статей на эту тему (об аппаратуре для артиллерийских снарядов) http://electronix.ru/forum/index.php?showtopic=4867 авторы делают выводы что BGA - наиболее ударопрочные скажу сразу, что мы таких испытаний не проходили
  13. спасибо, за подробное объяснение но честно говоря, для меня более понятным является Ваш ответ в теме: http://forum.electronix.ru/index.php?showtopic=6641 кстати говоря, в дереве процессов ISE 6.3 нет пункта Design Entry Utilities ->Compile HDL Simulation Libraries
  14. Имеется поведенческая модель SDRAM-памяти (скачанная с сайта Micron) и сгенерированная ISE 6.3 timesim-модель той логики, что будет в ПЛИС. Суть проблемы: как выполнить совместное моделировани SDRAM + timesim-модель ПЛИС? При использовании поведенческой модели логики ПЛИС проблем не возникает. Пытаюсь делать всё как в примере SDRAM-контроллера, поставляемом вместе c ISE 6.3, но что-то лыжи не едут :).
  15. "Захват", пока что, предполагается вести в течение 1 с, т.е. обойтись буферизацией на самой плате вполне реально (всего-то надо 128 мегабайт памяти). Другое дело, что если бы гнать данные прямо в память ПК, то был бы не нужен собственный SDRAM-контроллер (хотя примерно наполовину он уже разработан) Для начала хотелось бы "захватить" хотя бы один такой блок. Полученные данные нужно будет подвергнуть достаточно сложной обработке (которая, видимо, затянется весьма надолго) - так что скорость обмена по PCI тут некритична
  16. задача - построение платы "захвата" неких данных, подключаемой по интерфейсу PCI. Из предназначения платы ("захват", т.е. буферизация данных. чтобы их потом можно было более менее не торопясь считывать черех интерфейс PCI) следует, что жёстких требований к скорости обмена по PCI нет. Особые требования: желательная простота реализации :)). Скажем прямо. опыта для таких сложных проектов пока маловато. Собственно, поэтому на режим master пока не хочется замахиваться. Хотя тут недавно возникла мысль об использовании в качестве PCI-контроллера микросхем от PLX: PCI 9054, PCI 9056. Интересно - кто-нибудь имел с ними дело? Как считаете сложность реализации проекта на них будет ниже? (всё-таки databook на PCI 9056 занимает 350 страниц, что сравнимо со спецификацией PCI) Дело в том, что согласно документации, они позволяют перекачивать довольно большой поток данных в режиме master. Может быть тогда можно было бы вообще отказаться от буферизации и гнать наш поток (50 млн. 16-тиразрядных слов в секунду) напрямую в память ПК? достижимо ли это на практике?
  17. С другой стороны не совсем понятно стремление иметь длину пакета не менее 2кБайт <{POST_SNAPBACK}> да, по результатам дискуссии я начинаю приходить к мнению, что нужно будет изменить логику работы блока (сейчас именно из-за неё выдвигается требование о размере пакета в 2 килослова), подключаемого к PCI-контроллеру по всей видимости, буду использовать пакеты длиной около 16
  18. честно говоря, я всё ещё надеюсь на режим cacheline wrap mode - ведь, на первый, взгляд он для этого и предназначен акто какие типовые размеры пакета использовал - с учётом того, что устройство должно работать под windows (т.е. время, мягко говоря, несовсем реальное)?
  19. к сожалению, у нас будет (надеюсь :(( ) target-устройство
  20. какое максимальное количество данных можно передать в компьютер за одну транзакцию PCI? пока что представляю о наличии регистра cacheline size, который задаёт эту самую длину транзакции. Но этот регистр - 8-битный, из чего можно сделдать вывод, что максимальная длина транзакции - 256 слов. А хотелось бы 2k :(( Возможно ли это организовать? нашёл упоминание о режиме адресации cacheline wrap mode, с помощью которого вроде бы можно "склеить" несколько транзакций - правда пока не пойму чем ограничивается количество передаваемых данных в этом режиме
  21. как раз-таки у меня тоже modelsim Xilinx Edition на соседней машине - тоже всё ОК переустановка Modelsim + ISE не помогает :((
  22. использую ISE 6.3 c SP3 и Modelsim 5.8c при использовании в VHDL-тексте русскоязычных комментариев ISE съедает их нормально, а Modelsim начинает материться на каждую строчку с комментарием это как нибудь лечиться? пока что в голову приходит только написание собственной программы для удаление комментариев перед запуском modelsim - но это на мой взгляд полный изврат есть ли подобные проблемы при использовании более поздних версий modelsim'а?
×
×
  • Создать...