Перейти к содержанию
    

balakhonoff

Свой
  • Постов

    164
  • Зарегистрирован

  • Посещение

Весь контент balakhonoff


  1. правильно ли я понямаю, что при децимации спектры сжимаются в число равное порядку децимации? главный вопрос в том, можно ли его заменить ФНЧ с правильным подбором по частоте, я так понимаю cic не портит ачх именно ярко выраженным узкополосным сигналам( и этом случае его использовать целесообразно, тк он требуем мало ресвурсов), но насколько я понимаю, то с чем я сейчас имею дело связано именно с тем, что cic фильтр заваливает ачх(сигнал по частоте шире чем ожидалось), поэтому можно ли УЛУЧШИТЬ положение вещей, заменив его фнч ( с ХОРОШИМИ характеристиками)?
  2. если требуется произвести децимацию в целое число раз, зачем собственно нужен cic-фильтр, почему нельзя просто выкинуть отсчеты? глядя на его ачх, я задумываюсь, а не заваливает ли он мне ачх сигнала? и не лучше ли вместо него взять корку фнч фильтра с децимацией и подогнать его характеристики по частоте?
  3. а можно по русски? до меня не доходит все-таки
  4. ну у меня не заработало пока я не установил верилятор через сигвин и подправил функции с преобразованиями путей, под виндой они страшно глючили
  5. например я захочу подавать на вход устройства пакеты определенной структуры с определенными интервалами, использовать гауссов шум и тд. ну а потом пользоваться матлабовскими средствами для анализа результатов
  6. а синусоида переменной частоты, я так понимаю, имеется в виду VCO-источник?
  7. это я могу делать и с косимуляцией, но вопрос был в другом) как писать тестбенчи на матлабе)
  8. vmodel вроде бы переводит верилоговый модуль в сишный матлаб-симулинк модуль. а я говорю о написании на матлабе тестбенчей (в этом вроде как все преимущество)
  9. я пробовал, и честно говоря у меня ушло недели две для исправления кода, чтобы vmodel работал под виндой. как я понял она писалась под линукс, так что мне было неудобно ей пользоваться
  10. да, так и делал. а все-таки что там с "селективными штучками"? почему вверх и вниз могут быть разные результаты? в линейных системах такое возможно?
  11. объясните пожалуйста что-такое Cycle Latency(циклическая задержка?), и почему оно существенно различается для различных архитектур фильтра (Systolic Multiply accumulate, Transpose Multiply ... , Distributed arithmetic) и, собственно, что это за архитектура в данном случае? например, я пытаюсь заменить фнч на фнч с лучшей характеристикой, беру больше коэффициентов и новую версию фильтер компиллера (от ксайлинкса), после чего замечаю что cycle latency был 29 а стал 14. будет ли это влиять на систему и как?
  12. а какой испытательный сигнал вы предлагаете? чтобы измерить ачх я должен на вход подать дельта функцию насколько я знаю
  13. Каким образом на схеме, собранной в матлабе ( при использовании алдек ко-симуляции ) можно найти передаточную функцию некоторой системы соединения этих black-box блоков? каждый из них имеет clk, шины данных и сигдал ND(new data) . есть идеи? потому что не хочется рассчитывать вручную, хотелось бы все-таки чтобы матлаб в этом помог Да, кстати фильтры в добавок с децимацией
  14. мне встречалось множество статей о ко-симуляции, и в особенности об удобстве написания тест бенчей для ХДЛ модулей на языке матлаб. но собственно каким образом можно писать на матлабе схожие конструкции с ХДЛ языками я не особо понимаю, может кто подкинет ссылок или книг по этому поводу? или скинет свои примеры тестбенчей на матлабе?
  15. правда там написано матлаб и с установленным link for modelsim, а у меня например он не установлен
  16. Весомо) скачиваю, только опять либы ксайлинксовские искать походу придется
  17. да, действительно в папке vlib/virtex2/ нет .do файла, он есть например, в ieee либе, а там почему-то нет( а, все, понял, но даже со скриптом куча ошибок(((
×
×
  • Создать...