Перейти к содержанию
    

efg

Свой
  • Постов

    41
  • Зарегистрирован

  • Посещение

Весь контент efg


  1. Продам 3 платы Xilinx Virtex 6 XC6VLX550T за 28000р, распиновок нет, прверены только jtag. Также продам платы Altera Stratix: Stratix 4 IV EP4SGX530KH40C2N на pci-e плате с распаяной ddr3 памятью, распиновка памяти и тестовая прошивка в наличии, цена за 4 платы 40000р Stratix 5 V 5SGXMA7H3F35 на pci-e плате с ddr3 памятью, распиновка в наличии, цена за 3 платы 48000р Stratix 5 V 5SGXMA7 на плате нестандартного форм фактора без распиновок, будут прверены только jtag, цена за 2 платы 18000р Тестовых проектов на pci-e в наличии на данный момент нет, фотографии плат не высылаются, подробности только при встрече в Москве по серьезной договоренности. .. Продам оперативную память 128гб Hynix 8 планок по 16гб DDR3 ECC REG 1600mhz 1.5v CL11 за 23000р, проверена memtest. .. Неспеша ищу себе BCU1525, рассмотрю предложения о продаже в Москве, также ищу возможность совместного изготовления 6 или 8 слойной платы с толстой медью на общей заготовке.
  2. Возьму себе на 6ти слойную заготовку небольшие платы от 3500р, при увеличении общей площади до 30х25см стоимость изготовления >2кв дм платы будет примерно 9200р/5шт. Можно взять хороший материал платы, уменьшить расстояние от края при необходимости, как и заказать фрезеровку или panel с соответствующей наценкой производителя. Рассмотрю варианты изготовления своих плат(2.5-3кв дм) на вашей 6-8 слойной заготовке с толстой медью внутри и 5/5mil на наружних слоях, предлагайте. Если кто делал у jlcpcb платы с 4/5mil или толстой медью сообщите сколько они берут дополнительно за сложность, для сравнения.
  3. Планируется стандартная толщина 1.6мм, материал китайский fr4 (4.3-4.5), 0.076мм препреги снаружи, внутри не принципиально - там питание. Все это можно изменить при желании вплоть до подгонки моих плат под другие требования, это proof of concept прототипы. С зазором от края сложнее, лучше рассчитывать на 2.5-3мм, хотел бы сэкономить на panel fee
  4. Это цена без учета сложности, золота, толстой меди и она дороже моего предложения. У меня толстая медь для 200А питания BGA!
  5. Продам 3 платы Virtex6 XC6VLX550T за 30000р, рассмотрю ваши интересные предложения. .. Также ищу желающих недорого изготовить 6ти слойную печатную плату на общей заготовке в Китае
  6. Предлагаю изготовление шестислойной печатной платы на общей заготовке в Китае по ориентировочной цене 5000р/кв. дм. за 5шт плат. Т.е. 10х10см плата в кол-ве 5шт 5000р за все, 20х10см 10000р за все. Делаю свои платы прототипы и есть необходимость оптимизировать затраты, подготовка стоит 70% цены и почти не зависит от площади. Нормы на внешних слоях 1oz 4/5mil (0.11мм дорожка, 0.13мм зазор, медь 35мкм), на всех внутренних слоях толстая медь 2oz 6/6mil (0.16мм дорожка, 0.16мм зазор, медь 70мкм), иммерсионное золочение стандартной толщины, минимальное отверстие 0.3мм. Цена сейчас рассчитана для размера заготовки 30х20см с учетом всех расходов и пересылки. Несравнимо дешевле аналогичного заказа в Резонит, если они вообще возьмутся за менее 0.2мм на 70мкм меди. Более чем в 2 раза дешевле чем PSelectro Электроконнект, при том что у них 0.25мм на 35мк меди. Конечная цена зависит от общей сложности и площади всей заготовки и может быть скорректирована изготовителем плат. В цену не включена резка на заводе и сложные фрезерованные вырезы, прямоугольная резка будет производится после получения плат. Не делаю никакой наценки, только цена изготовления у китайцев. .. Мои платы разрабатываются в Altium и поэтому формат заказа pcbdoc для сборки на общую плату. Дата закрытия заготовки договорная, возможна помощь по доработке вашего проекта плат. Изготавливаются прототипы в кол-ве 5шт, количество может быть увеличено. .. Связь через ЛС на форуме. Конструктивные рекомендации приветствуются, оффтоп и флуд нет.
  7. Xilinx Virtex6 XC6VLX550T на плате

    Исправный чип Xilinx Virtex6 XC6VLX550T на недокументированной плате, включается, jtag работает через допаянный разъем. Питание от 12в и 3.3в через доп разъем pls. DDR3 разъемы не проверялись. Цена 16000р, возможен обмен на несколько kintex7, artix7. Есть 3 платы, торг за несколько шт. Связь через ЛС на форуме, можно проверить при встрече в Москве.
  8. Надеюсь просто числа не противоречат правилам форума, а вы наверняка знаете что с ними делать :rolleyes: 2018.2 D5FEB25D47F713CD50A7EC19C618335AF3C5C9F8 2018.1 7AD1F8005709F44589D870F33920BFE8415C2087
  9. Плис неспеша продаются, проверю плату Virtex4 FX100 как будет возможность...
  10. Virtex4 FX100, Virtex6 LX550T, Stratix4 se820 в продаже, добавлю подробную информацию и скриншоты работы платы с 550T
  11. Только сама плата и память. XFP трансиверы уже проданы.
  12. На плате с Virtex6 LX550T: преобразователи питания с 12вольт, 8 слотов dimm для ddr3 (2 64bit канала, есть ремонтопригодное повреждение на 1 проводнике), tsop48 флешка, один разъем mictor, разъем jtag (не стандартный, моих рук дело).
  13. 1. "при условии что покупатель сообщит мне как использовать эту плату" имею в виду нужные мелочи для программирования своей прошивки в эту плату и чтения оригинальной, в дальнейшем возможна кооперация по созданию распиновок на ddr2, pci, трансиверы и прочее. Плат несколько, те у меня остается еще аналогичная. 2. «Как есть» значит нет никакого ПО или документации, сама плата электрически точно исправна, по договоренности сделаю фото включенной в pci слот. За эксплуатацию покупателем конечно ответственности не несу. Обычной platform flash на плате нет, там bga flash gl064a11ffir5. ---------------------------- Добавлю к объявлению: по договоренности могу спроектировать и изготовить pci-e плату для virtex6 550t, stratix4 se820 (+ доп gx чип, например gx530).
  14. PCI плата virtex4 fx100 за 3000р "как есть", при условии что покупатель сообщит мне как использовать эту плату, распиновку jtag. Money back если чип зашифрован при возврате платы и всей полученной при попытке использования информации. Планка памяти 2Гб DDR2 SODIMM kvr667d2s5/2g в комплекте!
  15. На али по 120$ и даже меньше, и это поштучно. UPD: Кстати о цене XCVU9P - розничная цена на плату DK-U1-VCU1525-A-G 4835$ на avnet, майнеры планируют сделать аналогичную серийную плату дешевле 4к$, интересно через сколько лет сама плис будет баксов по 400 :biggrin:
  16. Полный архив SAED32/28nm EDK (18.3Гб), может кому пригодится SAED32_EDK.7z SAED32_EDK_sram_hspice.7z SAED32_EDK_sram_lp_hspice.7z SAED32_EDK_stdcell_hvt_db.7z SAED32_EDK_stdcell_hvt_lib.7z SAED32_EDK_stdcell_lvt_db.7z SAED32_EDK_stdcell_lvt_lib.7z SAED32_EDK_stdcell_rvt_db.7z SAED32_EDK_stdcell_rvt_lib.7z Ссылки на filehost, zippyshare в приложенном файле SAED32_EDK_direct_download.txt
  17. На обмен точно интересуют: блоки/модули от ЕС эвм, СМ эвм, мейнфреймов IBM и других, 14" hdd, 9ти дорожечные накопители на ленте, многопроцессоные 486 pentium1 pentium pro (Gateway ALR Revolution, Compaq Proliant 1500 и др), шасси Cisco 7600, Nexus 7000, недорого модули от них, втч проблемные. Также по теме плис: dev board, pci-e ssd, платы с разборок, услуги по разработке hdl или другое сотрудничество. Изготовление многослойных ПП на производстве, например совместный заказ в Китае. Современный китайский 4 канальный осцилограф 100+мгц, возможно с моей доплатой. Спасибо за предложение, к сожалению не подходит.
  18. Среди домашних запасов есть несколько разных плат на крупных плис, платы не для разработчкиков, т.е. без документации, куплены с разборок. Продам по договоренности, цена во многом зависит от моих временных затрат на запросы покупателя по тестированияю или документированию девайса, а также желания оставить плату себе. Примерная цена: Virtex4 FX100 на pci плате 4000р, Virtex6 LX240T на маленькой плате 9000р, Virtex6 LX550T bga1759 на большой плате с ddr3 ~30000р; Stratix4 SE820 на сложной плате цену предлагайте, не определился. Платы не ломаные, хотел заниматься документированием для самостоятельного использования но руки никак не доходят. Можно использовать личные сообщения для связи, либо сообщение в этой теме, телефон или почту не хотелось бы публиковать. Фото или подробную информацию предоставлю реальному покупателю в личном режиме. Кроме продажи за деньги возможны разные варианты обмена и бартера.
  19. Если на китайском форуме eetop.cn нашли нужные файлы библиотек - могу скачать, много баллов по случаю накопилось.
  20. Прошу прощения не могу использовать личку т.к. недавно зарегистрировался тут, а также за некоторый оффтопик. Вам нужно управление токами шагового двигателя или генерация step/dir на плис? У меня есть замороженный проект (на начальном этапе) многоканального контроллера шаговиков, грубо говоря замена stepper и частично planner в marlin (прошивка для 3d принтеров). По затратам сам планировал использовать аутсорс hdl разработки на примерно 600-800$, а также 3-4 месяца своего времени но это с платой и отладкой.
  21. Спасибо за ответы. Поясню подробнее: я подразумеваю создание ncd (для ise) файла идентичного пршивке, значит bitgen из него создаст идентичный до каждого бита файл. Редактировать нетлист врчную затруднительно поэтому нужны hdl файлы соотвествующие ему логичеки, схематически и по требуемым задержкам. Т.е при синтезе стандартными средствами ise будет получаться прошивка аналогичная оригинальной которую сразу можно использовать на реальном устройстве. Среди элементов автоматизировано можно распознать простые схемы понятного назначения, вероятные независимые блоки, кандидаты на известные ядра (частично распознавание уже реализовано). Кроме этого легко выделить части жестко привязанные к изначальному типу плис отдельно и остальную легко переносимую логику. Для реверс инженеринга (и не только) можно добавлять внутрь прошивки живого железа дополнительные блоки анализаторы и уже вручную разбираться как что работает на реальных примерах без необходимости разбираться в обфусцированых hdl кодах. Далее названия с опечатками специально... Ближе к attach+debug а не просто дизассемблированию, а также аналог hex-rays (asm -> c). Любые изменения можно вносить стандартными средствами ise для v5,6,7 или даже перенести на другие плис. Я не ограничиваюсь xlinx, просто в данный момент для них уже многое сделано и сам ise хороший донор данных. Я не очень понял что имеется в виду и что не получится сделать сейчас в полностью своем проекте на ise/vivdo/quatus? Кстати паралельно с реверсным процессом по возможности делается нормальный процесс (p&r netlist)->verify->timing analyse->bitstream без использования ПО производителя, аналогично на v5,6,7 Вручную заниматься hdl эквивалентом gate-level я конечно не предлагаю, тем более просто в тексте без живого железа. С текстом можно работать в структурированном виде с кандидатами на блоки и ядра. Вариантов распознанных кандидатов будет сильно больше одного, особенно в ранних версиях, но в любом случае это лучше жуткого мяса из лутов и триггеров. Кандидат подразумевает полную синтезируемость и работоспособность проекта, соотвественно и возможность проверки на железе. Алгоритмы восстановления осмысленных блоков сами являются частью другого "материнского" проекта и втч. для их проработки и развития я ищу возможности коммерческого применения. Высказывайте предложения какую прошивку от реального устройства разобрать и опубликовать здесь результаты Пока только vitex lx 5 6 7, впринципе можно spatan6, kitex7,atix7. Само собой устройство не должно быть засекречено и прошивка (bin,bit,xsvf,mcs) не зашифрована и доступна автору предложения. Результаты не в ближайший месяц, я уже упоминал что много мелочей для полноценного ncd не готово, настройки от pci-e и gtx буду делать в последнюю очередь.
  22. В моем инструментарии доступно, этого пока не достаточно для создания 100% эквивалентного и рабочего ncd (ncd, ngd и прочие xdm xdb тоже вскрыты и частично документированы). Насколько за пределами "теоретически пригодится за бесплатно" есть необходимость в этом вот и вопрос...
  23. Предлагаю обсудить насколько актуальным и коммерчески применимым может быть возможность создания полноценно синтезируемого hdl только по прошивке fpga. Самое очевидное применение это модификация уже готовых closed source устройств. Подобный полностью автоматический инструментарий для virtex 5,6,7 неспешно разрабатывается для собственных (не напрямую коммерческих) целей, точные нетлисты и lut эквиваленты доступны уже достаточно давно. Дальнейшее развитие было бы значительно быстрее при каком либо коммерческом применении.
×
×
  • Создать...