TigerSHARC 0 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Читаю TRM на STM32F4X9. Ужаснулся когда увидел отсутствие GPIO в "DMA request mappining". Как быть если надо по внешнему событию запускать транзакцию? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Читаю TRM на STM32F4X9. Ужаснулся когда увидел отсутствие GPIO в "DMA request mappining". Как быть если надо по внешнему событию запускать транзакцию? Можно таймер задействовать. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TigerSHARC 0 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Можно таймер задействовать. Я правильно понял: вход таймера использовать как вход внешнего события? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Я правильно понял: вход таймера использовать как вход внешнего события? А вы могли бы озвучить задачу полностью? Зачем DMA? Почему не прерывание по EXTI? С какой частотой планируются запросы? Какими данными будут оперировать DMA (кто источник, кто приемник данных)? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TigerSHARC 0 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба А вы могли бы озвучить задачу полностью? Зачем DMA? Почему не прерывание по EXTI? С какой частотой планируются запросы? Какими данными будут оперировать DMA (кто источник, кто приемник данных)? есть внешний АЦП. передает данные по SPI. О готовности данных сообщает отрицательным фронтом на ноге. На OMAP-L138 такое решается на раз (есть GPIO event mode) Последовательность работы должна быть такая: 1)каждые 10мкс приходит отрицательный фронт на ногу 2) с приходом каждого фронта один канал DMA пишет в SPI_TX несколько байт 3) другой канал DMA натсроен на событие от SPI_RX и принимает столько данных сколько отправили в SPI_TX. В SPI_TX отправляются dummy данные, так как это нужно лишь для приёма данных от SPI_TX Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба есть внешний АЦП. передает данные по SPI. О готовности данных сообщает отрицательным фронтом на ноге. На OMAP-L138 такое решается на раз (есть GPIO event mode) Последовательность работы должна быть такая: 1)каждые 10мкс приходит отрицательный фронт на ногу 2) с приходом каждого фронта один канал DMA пишет в SPI_TX несколько байт 3) другой канал DMA натсроен на событие от SPI_RX и принимает столько данных сколько отправили в SPI_TX. В SPI_TX отправляются dummy данные, так как это нужно лишь для приёма данных от SPI_TX Можно сделать через прерывание EXTI для ноги, на которую приходит сигнал готовности. В обработчике прерывания настраивать два канала DMA для SPI_TX и SPI_RX. Можно попробовать сделать и полностью аппаратное решение на таймере. Сколько байт нужно принимать каждые 10мкс? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TigerSHARC 0 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Можно сделать через прерывание EXTI для ноги, на которую приходит сигнал готовности. В обработчике прерывания настраивать два канала DMA для SPI_TX и SPI_RX. Можно попробовать сделать и полностью аппаратное решение на таймере. Сколько байт нужно принимать каждые 10мкс? 16 байт Сейчас подумал: 1) пришло прерывание, нужно забрать 16 байт 2) для этого нужно эти 16 байт отправить Вопрос: как DMA отправляет данные в SPI_TX, если нужно ещё какое-то время чтобы данные отправились. Т.е. как DMA получит уведомление что байт ушёл и можно копировать следующий байт (и так 16 раз) ? или вопрос надуманный, и это делается автоматически...? Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 10 сентября, 2014 Опубликовано 10 сентября, 2014 · Жалоба Вопрос: как DMA отправляет данные в SPI_TX, если нужно ещё какое-то время чтобы данные отправились. Т.е. как DMA получит уведомление что байт ушёл и можно копировать следующий байт (и так 16 раз) ? или вопрос надуманный, и это делается автоматически...? Когда инициализируете поток, указываете сколько транзакций совершить. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
jcxz 243 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба Сейчас подумал: 1) пришло прерывание, нужно забрать 16 байт 2) для этого нужно эти 16 байт отправить Вопрос: как DMA отправляет данные в SPI_TX, если нужно ещё какое-то время чтобы данные отправились. Т.е. как DMA получит уведомление что байт ушёл и можно копировать следующий байт (и так 16 раз) ? или вопрос надуманный, и это делается автоматически...? Так как в STM32 в каналах SPI нет буферизации, то одним DMA здесь не обойтись. Можно сделать примерно так: Таймер1 получает внешний сигнал, пинает DMA-канал1, который конфигурит другой таймер2, который в свою очередь начинает выдавать события (16 штук) на пересылки DMA-канал2->SPI, последним блоком (в STM32 есть DMA-передачи свЯзным списком типа L137/L138 или NXP LPC17xx?) DMA-канал2 конфигурит таймер2 (выключает его). Всю эту кухню можно сделать работающей в пинг-понг (без перепрограммирования CPU на каждый цикл). Если в DMA STM32 нет возможности передач связным списком, то функцию выключения таймера2 можно также возложить на таймер1+DMA-канал1 (в таймере1 делаем два события по совпадению: одно - сразу после старта, второе - через определённый промежуток времени, достаточный для генерации таймером2 16 событий). Если-бы в SPI STM32 было FIFO на 16*8бит, то можно было-бы обойтись одним DMA и таймером - сразу загонять в FIFO 16*8бит, а уже он, с установленной частотой выдавал бы их наружу. Опять-же - на LPC17xx такое возможно (там есть требуемый объём FIFO) и на L137/L138 думаю тоже. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
AHTOXA 18 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба Так как в STM32 в каналах SPI нет буферизации, то одним DMA здесь не обойтись. Не болтайте ерундой, всё прекрасно делается только на DMA. Один канал на передачу, второй на приём. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба Не болтайте ерундой, всё прекрасно делается только на DMA. Один канал на передачу, второй на приём. +1. Что-то ТС пропал, видимо, уже все сделал) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TigerSHARC 0 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба Так как в STM32 в каналах SPI нет буферизации, то одним DMA здесь не обойтись. Можно сделать примерно так: Таймер1 получает внешний сигнал, пинает DMA-канал1, который конфигурит другой таймер2, который в свою очередь начинает выдавать события (16 штук) на пересылки DMA-канал2->SPI, последним блоком (в STM32 есть DMA-передачи свЯзным списком типа L137/L138 или NXP LPC17xx?) DMA-канал2 конфигурит таймер2 (выключает его). Всю эту кухню можно сделать работающей в пинг-понг (без перепрограммирования CPU на каждый цикл). Если в DMA STM32 нет возможности передач связным списком, то функцию выключения таймера2 можно также возложить на таймер1+DMA-канал1 (в таймере1 делаем два события по совпадению: одно - сразу после старта, второе - через определённый промежуток времени, достаточный для генерации таймером2 16 событий). Если-бы в SPI STM32 было FIFO на 16*8бит, то можно было-бы обойтись одним DMA и таймером - сразу загонять в FIFO 16*8бит, а уже он, с установленной частотой выдавал бы их наружу. Опять-же - на LPC17xx такое возможно (там есть требуемый объём FIFO) и на L137/L138 думаю тоже. это конечно тот ещё винигрет +1. Что-то ТС пропал, видимо, уже все сделал) ТС тут. старт реализации задумки намечен не ранее чем через 2 недели. пока курю даташит... Не болтайте ерундой, всё прекрасно делается только на DMA. Один канал на передачу, второй на приём. наверное, в моём случае, не только на DMA, но и на одном таймере, так как "DMA GPIO event" нет. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
adnega 11 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба ТС тут. старт реализации задумки намечен не ранее чем через 2 недели. пока курю даташит... Я бы предложил так: 1. Настраиваем один DMA на передачу 16 байт по событиям от SPI_TX. 2. Настраиваем другой DMA на прием N*2*16 байт по событиям от SPI_RX в кольцевой буфер с генерацией прерываний при заполнении и полузапонении. 3. Настраиваем таймер на одиночный запуск по спаду на ноге. 4. Первый канал совпадения таймера настраиваем на запись через еще один канал DMA числа 16 для NDTR первого DMA (M2M). 5. Второй канал совпадения таймера настраиваем на запись через еще один канал DMA управляющего слова (регистр CR) для первого DMA для запуска передачи (M2M). 6. Разрешаем таймер. 7. Имеем каждые N срабатываний готовности одно прерывание с данными в кольцевом буфере. Пока шаманим с этими данными, заполняется вторая часть кольцевого буфера - никто не потеряется. Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
AHTOXA 18 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба А я б не парился, и сделал запуск DMA-обмена с SPI в прерывании от EXTI. Хотя в качестве разминки для мозгов такие комбинации наверное полезны, да:) Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться
TigerSHARC 0 12 сентября, 2014 Опубликовано 12 сентября, 2014 · Жалоба А я б не парился, и сделал запуск DMA-обмена с SPI в прерывании от EXTI. Хотя в качестве разминки для мозгов такие комбинации наверное полезны, да:) Это как в прерывании дёргать пин чтобы меандр нужной частоты получить без прерывваний экономичнее получается (в плане расхода процессорного времени). Цитата Поделиться сообщением Ссылка на сообщение Поделиться на другие сайты Поделиться